Lines Matching refs:pcie_data
110 const struct altera_pcie_data *pcie_data; member
189 pcie->pcie_data->cap_offset + in s10_altera_pcie_link_up()
198 pcie->pcie_data->cap_offset + in aglx_altera_pcie_link_up()
242 if (!pcie->pcie_data->ops->get_link_status(pcie)) in altera_pcie_valid_device()
379 u8 cfg0 = read ? pcie->pcie_data->cfgrd0 : pcie->pcie_data->cfgwr0; in get_tlp_header()
380 u8 cfg1 = read ? pcie->pcie_data->cfgrd1 : pcie->pcie_data->cfgwr1; in get_tlp_header()
383 if (pcie->pcie_data->version == ALTERA_PCIE_V1) in get_tlp_header()
401 pcie->pcie_data->ops->tlp_write_pkt(pcie, headers, 0, false); in tlp_cfg_dword_read()
403 return pcie->pcie_data->ops->tlp_read_pkt(pcie, value); in tlp_cfg_dword_read()
417 pcie->pcie_data->ops->tlp_write_pkt(pcie, headers, in tlp_cfg_dword_write()
420 pcie->pcie_data->ops->tlp_write_pkt(pcie, headers, in tlp_cfg_dword_write()
423 ret = pcie->pcie_data->ops->tlp_read_pkt(pcie, NULL); in tlp_cfg_dword_write()
589 if (busno == pcie->root_bus_nr && pcie->pcie_data->ops->rp_read_cfg) in _altera_pcie_cfg_read()
590 return pcie->pcie_data->ops->rp_read_cfg(pcie, where, in _altera_pcie_cfg_read()
593 if (pcie->pcie_data->ops->ep_read_cfg) in _altera_pcie_cfg_read()
594 return pcie->pcie_data->ops->ep_read_cfg(pcie, busno, devfn, in _altera_pcie_cfg_read()
637 if (busno == pcie->root_bus_nr && pcie->pcie_data->ops->rp_write_cfg) in _altera_pcie_cfg_write()
638 return pcie->pcie_data->ops->rp_write_cfg(pcie, busno, in _altera_pcie_cfg_write()
641 if (pcie->pcie_data->ops->ep_write_cfg) in _altera_pcie_cfg_write()
642 return pcie->pcie_data->ops->ep_write_cfg(pcie, busno, devfn, in _altera_pcie_cfg_write()
706 pcie->pcie_data->cap_offset + offset, in altera_read_cap_word()
717 pcie->pcie_data->cap_offset + offset, in altera_write_cap_word()
746 if (pcie->pcie_data->ops->get_link_status(pcie)) in altera_wait_link_retrain()
761 if (!pcie->pcie_data->ops->get_link_status(pcie)) in altera_pcie_retrain()
838 status = readl(pcie->hip_base + pcie->pcie_data->port_conf_offset + in aglx_isr()
839 pcie->pcie_data->port_irq_status_offset); in aglx_isr()
842 writel(CFG_AER, (pcie->hip_base + pcie->pcie_data->port_conf_offset + in aglx_isr()
843 pcie->pcie_data->port_irq_status_offset)); in aglx_isr()
882 if (pcie->pcie_data->version == ALTERA_PCIE_V2 || in altera_pcie_parse_dt()
883 pcie->pcie_data->version == ALTERA_PCIE_V3) { in altera_pcie_parse_dt()
894 irq_set_chained_handler_and_data(pcie->irq, pcie->pcie_data->ops->rp_isr, pcie); in altera_pcie_parse_dt()
1009 pcie->pcie_data = data; in altera_pcie_probe()
1023 if (pcie->pcie_data->version == ALTERA_PCIE_V1 || in altera_pcie_probe()
1024 pcie->pcie_data->version == ALTERA_PCIE_V2) { in altera_pcie_probe()
1030 } else if (pcie->pcie_data->version == ALTERA_PCIE_V3) { in altera_pcie_probe()
1032 pcie->hip_base + pcie->pcie_data->port_conf_offset + in altera_pcie_probe()
1033 pcie->pcie_data->port_irq_enable_offset); in altera_pcie_probe()