Home
last modified time | relevance | path

Searched refs:SCB_CPUID_PARTNO_Pos (Results 1 – 17 of 17) sorted by relevance

/external/platform/stm32f0xx/STM32F0xx_HAL_Driver/inc/
A Dstm32f0xx_ll_cortex.h301 return (uint32_t)(READ_BIT(SCB->CPUID, SCB_CPUID_PARTNO_Msk) >> SCB_CPUID_PARTNO_Pos); in LL_CPUID_GetParNo()
/external/arch/arm/arm-m/CMSIS/Include/
A Dcore_cm0.h364 #define SCB_CPUID_PARTNO_Pos 4U /*!< SCB … macro
365 #define SCB_CPUID_PARTNO_Msk (0xFFFUL << SCB_CPUID_PARTNO_Pos) /*!< SCB …
A Dcore_cm1.h364 #define SCB_CPUID_PARTNO_Pos 4U /*!< SCB … macro
365 #define SCB_CPUID_PARTNO_Msk (0xFFFUL << SCB_CPUID_PARTNO_Pos) /*!< SCB …
A Dcore_sc000.h377 #define SCB_CPUID_PARTNO_Pos 4U /*!< SCB … macro
378 #define SCB_CPUID_PARTNO_Msk (0xFFFUL << SCB_CPUID_PARTNO_Pos) /*!< SCB …
A Dcore_cm0plus.h382 #define SCB_CPUID_PARTNO_Pos 4U /*!< SCB … macro
383 #define SCB_CPUID_PARTNO_Msk (0xFFFUL << SCB_CPUID_PARTNO_Pos) /*!< SCB …
A Dcore_cm3.h414 #define SCB_CPUID_PARTNO_Pos 4U /*!< SCB … macro
415 #define SCB_CPUID_PARTNO_Msk (0xFFFUL << SCB_CPUID_PARTNO_Pos) /*!< SCB …
A Dcore_sc300.h416 #define SCB_CPUID_PARTNO_Pos 4U /*!< SCB … macro
417 #define SCB_CPUID_PARTNO_Msk (0xFFFUL << SCB_CPUID_PARTNO_Pos) /*!< SCB …
A Dcore_cm4.h480 #define SCB_CPUID_PARTNO_Pos 4U /*!< SCB … macro
481 #define SCB_CPUID_PARTNO_Msk (0xFFFUL << SCB_CPUID_PARTNO_Pos) /*!< SCB …
A Dcore_armv8mbl.h410 #define SCB_CPUID_PARTNO_Pos 4U /*!< SCB … macro
411 #define SCB_CPUID_PARTNO_Msk (0xFFFUL << SCB_CPUID_PARTNO_Pos) /*!< SCB …
A Dcore_cm23.h410 #define SCB_CPUID_PARTNO_Pos 4U /*!< SCB … macro
411 #define SCB_CPUID_PARTNO_Msk (0xFFFUL << SCB_CPUID_PARTNO_Pos) /*!< SCB …
A Dcore_cm7.h525 #define SCB_CPUID_PARTNO_Pos 4U /*!< SCB … macro
526 #define SCB_CPUID_PARTNO_Msk (0xFFFUL << SCB_CPUID_PARTNO_Pos) /*!< SCB …
A Dcore_cm33.h561 #define SCB_CPUID_PARTNO_Pos 4U /*!< SCB … macro
562 #define SCB_CPUID_PARTNO_Msk (0xFFFUL << SCB_CPUID_PARTNO_Pos) /*!< SCB …
A Dcore_cm35p.h561 #define SCB_CPUID_PARTNO_Pos 4U /*!< SCB … macro
562 #define SCB_CPUID_PARTNO_Msk (0xFFFUL << SCB_CPUID_PARTNO_Pos) /*!< SCB …
A Dcore_armv8mml.h561 #define SCB_CPUID_PARTNO_Pos 4U /*!< SCB … macro
562 #define SCB_CPUID_PARTNO_Msk (0xFFFUL << SCB_CPUID_PARTNO_Pos) /*!< SCB …
A Dcore_armv81mml.h569 #define SCB_CPUID_PARTNO_Pos 4U /*!< SCB … macro
570 #define SCB_CPUID_PARTNO_Msk (0xFFFUL << SCB_CPUID_PARTNO_Pos) /*!< SCB …
A Dcore_cm55.h569 #define SCB_CPUID_PARTNO_Pos 4U /*!< SCB … macro
570 #define SCB_CPUID_PARTNO_Msk (0xFFFUL << SCB_CPUID_PARTNO_Pos) /*!< SCB …
/external/platform/pico/rp2_common/cmsis/stub/CMSIS/Core/Include/
A Dcore_cm0plus.h382 #define SCB_CPUID_PARTNO_Pos 4U /*!< SCB … macro
383 #define SCB_CPUID_PARTNO_Msk (0xFFFUL << SCB_CPUID_PARTNO_Pos) /*!< SCB …

Completed in 119 milliseconds