Lines Matching refs:evt2irq

9 #define DMTE0_IRQ	evt2irq(0x800)
10 #define DMTE4_IRQ evt2irq(0xb80)
11 #define DMAE0_IRQ evt2irq(0xbc0) /* DMA Error IRQ*/
14 #define DMTE0_IRQ evt2irq(0x800)
15 #define DMTE4_IRQ evt2irq(0xb80)
16 #define DMAE0_IRQ evt2irq(0xbc0) /* DMA Error IRQ*/
19 #define DMTE0_IRQ evt2irq(0x640)
20 #define DMTE4_IRQ evt2irq(0x780)
21 #define DMAE0_IRQ evt2irq(0x6c0)
24 #define DMTE0_IRQ evt2irq(0x800) /* DMAC0A*/
25 #define DMTE4_IRQ evt2irq(0xb80) /* DMAC0B */
26 #define DMTE6_IRQ evt2irq(0x700)
27 #define DMTE8_IRQ evt2irq(0x740) /* DMAC1A */
28 #define DMTE9_IRQ evt2irq(0x760)
29 #define DMTE10_IRQ evt2irq(0xb00) /* DMAC1B */
30 #define DMTE11_IRQ evt2irq(0xb20)
31 #define DMAE0_IRQ evt2irq(0xbc0) /* DMA Error IRQ*/
32 #define DMAE1_IRQ evt2irq(0xb40) /* DMA Error IRQ*/
36 #define DMTE0_IRQ evt2irq(0x800) /* DMAC0A*/
37 #define DMTE4_IRQ evt2irq(0xb80) /* DMAC0B */
38 #define DMTE6_IRQ evt2irq(0x700)
39 #define DMTE8_IRQ evt2irq(0x740) /* DMAC1A */
40 #define DMTE9_IRQ evt2irq(0x760)
41 #define DMTE10_IRQ evt2irq(0xb00) /* DMAC1B */
42 #define DMTE11_IRQ evt2irq(0xb20)
43 #define DMAE0_IRQ evt2irq(0xbc0) /* DMA Error IRQ*/
44 #define DMAE1_IRQ evt2irq(0xb40) /* DMA Error IRQ*/
48 #define DMTE0_IRQ evt2irq(0x640)
49 #define DMTE4_IRQ evt2irq(0x780)
50 #define DMTE6_IRQ evt2irq(0x7c0)
51 #define DMTE8_IRQ evt2irq(0xd80)
52 #define DMTE9_IRQ evt2irq(0xda0)
53 #define DMTE10_IRQ evt2irq(0xdc0)
54 #define DMTE11_IRQ evt2irq(0xde0)
55 #define DMAE0_IRQ evt2irq(0x6c0) /* DMA Error IRQ */
59 #define DMTE0_IRQ evt2irq(0x620)
60 #define DMTE4_IRQ evt2irq(0x6a0)
61 #define DMTE6_IRQ evt2irq(0x880)
62 #define DMTE8_IRQ evt2irq(0x8c0)
63 #define DMTE9_IRQ evt2irq(0x8e0)
64 #define DMTE10_IRQ evt2irq(0x900)
65 #define DMTE11_IRQ evt2irq(0x920)
66 #define DMAE0_IRQ evt2irq(0x6e0) /* DMA Error IRQ0 */
67 #define DMAE1_IRQ evt2irq(0x940) /* DMA Error IRQ1 */