Lines Matching refs:mov

31 	mov.l	r4, @(SH_SLEEP_MODE, r5)
35 mov.l r0, @(SH_SLEEP_VBR, r5)
42 mov.l r0, @(SH_SLEEP_SPC, r5)
46 mov.l r0, @(SH_SLEEP_SR, r5)
49 mov.l @(SH_SLEEP_MODE, r5), r0
54 mov.l r14, @-r15
55 mov.l r13, @-r15
56 mov.l r12, @-r15
57 mov.l r11, @-r15
58 mov.l r10, @-r15
59 mov.l r9, @-r15
60 mov.l r8, @-r15
63 mov.l rb_bit, r9
66 mov #0, r10
72 mov.l rb_bit, r10
74 mov #-1, r9
80 mov.l rb_bit, r9
83 mov #0, r10
88 mov.l r15, @(SH_SLEEP_SP, r5)
89 mov r5, r15
93 mov #SH_SLEEP_REG_STBCR, r0
96 mov.l @(SH_SLEEP_MODE, r5), r0
102 mov #SH_SLEEP_REG_PTEH, r0
105 mov #SH_SLEEP_REG_PTEL, r0
108 mov #SH_SLEEP_REG_TTB, r0
111 mov #SH_SLEEP_REG_TEA, r0
114 mov #SH_SLEEP_REG_MMUCR, r0
117 mov #SH_SLEEP_REG_PTEA, r0
120 mov #SH_SLEEP_REG_PASCR, r0
123 mov #SH_SLEEP_REG_IRMCR, r0
127 mov #SH_SLEEP_REG_MMUCR, r0
128 mov #4, r1
129 mov.l r1, @r0
134 mov #SH_SLEEP_REG_CCR, r0
137 mov #SH_SLEEP_REG_RAMCR, r0
140 mov #SH_SLEEP_REG_CCR, r0
141 mov #0, r1
142 mov.l r1, @r0
147 mov.l @(SH_SLEEP_MODE, r5), r0
151 mov.l @(SH_SLEEP_SF_PRE, r5), r0
156 mov.l @(SH_SLEEP_MODE, r5), r0
162 mov #0x80, r1
170 mov #SH_SLEEP_REG_BAR, r0
171 mov.l @(SH_SLEEP_RESUME, r5), r1
172 mov.l r1, @r0
176 mov #0x20, r1
184 mov #0x10, r1
189 mov #0x00, r1
194 mov #SH_SLEEP_REG_STBCR, r0
195 mov.l r1, @r0
203 mov.l @(r0, r5), r1
205 mov.l @r1, r1
207 mov.l r1, @(r0, r5)
214 mov.l @(r0, r5), r0
227 mov.l r7, @-r15
228 mov.l r6, @-r15
229 mov.l r5, @-r15
230 mov.l r4, @-r15
231 mov.l r3, @-r15
232 mov.l r2, @-r15
233 mov.l r1, @-r15
235 mov.l r0, @-r15
250 mov.l 1f, k0
257 mov.l @(SH_SLEEP_SR, k1), k0
264 mov.l @(SH_SLEEP_SPC, r5), r0
268 mov.l @(SH_SLEEP_VBR, r5), r0
272 mov.l @(SH_SLEEP_SR, r5), r0
276 mov.l @(SH_SLEEP_SP, r5), r15
280 mov #SH_SLEEP_REG_STBCR, r0
283 mov.l @(SH_SLEEP_MODE, r5), r0
287 mov.l @(SH_SLEEP_SF_POST, r5), r0
293 mov.l @(SH_SLEEP_MODE, r5), r0
299 mov #SH_SLEEP_REG_PTEH, r0
302 mov #SH_SLEEP_REG_PTEL, r0
305 mov #SH_SLEEP_REG_TTB, r0
308 mov #SH_SLEEP_REG_TEA, r0
311 mov #SH_SLEEP_REG_PTEA, r0
314 mov #SH_SLEEP_REG_PASCR, r0
317 mov #SH_SLEEP_REG_IRMCR, r0
320 mov #SH_SLEEP_REG_MMUCR, r0
325 mov #SH_SLEEP_REG_RAMCR, r0
329 mov #SH_SLEEP_REG_CCR, r0
335 mov.l @(SH_SLEEP_MODE, r5), r0
340 mov.l _rb_bit, r10
342 mov #-1, r9
348 mov.l _rb_bit, r9
351 mov #0, r10
357 mov.l @r15+, r8
358 mov.l @r15+, r9
359 mov.l @r15+, r10
360 mov.l @r15+, r11
361 mov.l @r15+, r12
362 mov.l @r15+, r13
363 mov.l @r15+, r14
372 mov.l @(r0, r5), r1
375 mov.l @(r0, r5), r0
376 mov.l r1, @r0
389 mov.l @r15+, r0
390 mov.l @r15+, r1
391 mov.l @r15+, r2
392 mov.l @r15+, r3
393 mov.l @r15+, r4
394 mov.l @r15+, r5
395 mov.l @r15+, r6
397 mov.l @r15+, r7