Lines Matching refs:ep

63 static int exynos_pcie_init_clk_resources(struct exynos_pcie *ep)  in exynos_pcie_init_clk_resources()  argument
65 struct device *dev = ep->pci.dev; in exynos_pcie_init_clk_resources()
68 ret = clk_prepare_enable(ep->clk); in exynos_pcie_init_clk_resources()
74 ret = clk_prepare_enable(ep->bus_clk); in exynos_pcie_init_clk_resources()
83 clk_disable_unprepare(ep->clk); in exynos_pcie_init_clk_resources()
88 static void exynos_pcie_deinit_clk_resources(struct exynos_pcie *ep) in exynos_pcie_deinit_clk_resources() argument
90 clk_disable_unprepare(ep->bus_clk); in exynos_pcie_deinit_clk_resources()
91 clk_disable_unprepare(ep->clk); in exynos_pcie_deinit_clk_resources()
104 static void exynos_pcie_sideband_dbi_w_mode(struct exynos_pcie *ep, bool on) in exynos_pcie_sideband_dbi_w_mode() argument
108 val = exynos_pcie_readl(ep->elbi_base, PCIE_ELBI_SLV_AWMISC); in exynos_pcie_sideband_dbi_w_mode()
113 exynos_pcie_writel(ep->elbi_base, val, PCIE_ELBI_SLV_AWMISC); in exynos_pcie_sideband_dbi_w_mode()
116 static void exynos_pcie_sideband_dbi_r_mode(struct exynos_pcie *ep, bool on) in exynos_pcie_sideband_dbi_r_mode() argument
120 val = exynos_pcie_readl(ep->elbi_base, PCIE_ELBI_SLV_ARMISC); in exynos_pcie_sideband_dbi_r_mode()
125 exynos_pcie_writel(ep->elbi_base, val, PCIE_ELBI_SLV_ARMISC); in exynos_pcie_sideband_dbi_r_mode()
128 static void exynos_pcie_assert_core_reset(struct exynos_pcie *ep) in exynos_pcie_assert_core_reset() argument
132 val = exynos_pcie_readl(ep->elbi_base, PCIE_CORE_RESET); in exynos_pcie_assert_core_reset()
134 exynos_pcie_writel(ep->elbi_base, val, PCIE_CORE_RESET); in exynos_pcie_assert_core_reset()
135 exynos_pcie_writel(ep->elbi_base, 0, PCIE_STICKY_RESET); in exynos_pcie_assert_core_reset()
136 exynos_pcie_writel(ep->elbi_base, 0, PCIE_NONSTICKY_RESET); in exynos_pcie_assert_core_reset()
139 static void exynos_pcie_deassert_core_reset(struct exynos_pcie *ep) in exynos_pcie_deassert_core_reset() argument
143 val = exynos_pcie_readl(ep->elbi_base, PCIE_CORE_RESET); in exynos_pcie_deassert_core_reset()
146 exynos_pcie_writel(ep->elbi_base, val, PCIE_CORE_RESET); in exynos_pcie_deassert_core_reset()
147 exynos_pcie_writel(ep->elbi_base, 1, PCIE_STICKY_RESET); in exynos_pcie_deassert_core_reset()
148 exynos_pcie_writel(ep->elbi_base, 1, PCIE_NONSTICKY_RESET); in exynos_pcie_deassert_core_reset()
149 exynos_pcie_writel(ep->elbi_base, 1, PCIE_APP_INIT_RESET); in exynos_pcie_deassert_core_reset()
150 exynos_pcie_writel(ep->elbi_base, 0, PCIE_APP_INIT_RESET); in exynos_pcie_deassert_core_reset()
155 struct exynos_pcie *ep = to_exynos_pcie(pci); in exynos_pcie_start_link() local
158 val = exynos_pcie_readl(ep->elbi_base, PCIE_SW_WAKE); in exynos_pcie_start_link()
160 exynos_pcie_writel(ep->elbi_base, val, PCIE_SW_WAKE); in exynos_pcie_start_link()
163 exynos_pcie_writel(ep->elbi_base, PCIE_ELBI_LTSSM_ENABLE, in exynos_pcie_start_link()
168 static void exynos_pcie_clear_irq_pulse(struct exynos_pcie *ep) in exynos_pcie_clear_irq_pulse() argument
170 u32 val = exynos_pcie_readl(ep->elbi_base, PCIE_IRQ_PULSE); in exynos_pcie_clear_irq_pulse()
172 exynos_pcie_writel(ep->elbi_base, val, PCIE_IRQ_PULSE); in exynos_pcie_clear_irq_pulse()
177 struct exynos_pcie *ep = arg; in exynos_pcie_irq_handler() local
179 exynos_pcie_clear_irq_pulse(ep); in exynos_pcie_irq_handler()
183 static void exynos_pcie_enable_irq_pulse(struct exynos_pcie *ep) in exynos_pcie_enable_irq_pulse() argument
188 exynos_pcie_writel(ep->elbi_base, val, PCIE_IRQ_EN_PULSE); in exynos_pcie_enable_irq_pulse()
189 exynos_pcie_writel(ep->elbi_base, 0, PCIE_IRQ_EN_LEVEL); in exynos_pcie_enable_irq_pulse()
190 exynos_pcie_writel(ep->elbi_base, 0, PCIE_IRQ_EN_SPECIAL); in exynos_pcie_enable_irq_pulse()
196 struct exynos_pcie *ep = to_exynos_pcie(pci); in exynos_pcie_read_dbi() local
199 exynos_pcie_sideband_dbi_r_mode(ep, true); in exynos_pcie_read_dbi()
201 exynos_pcie_sideband_dbi_r_mode(ep, false); in exynos_pcie_read_dbi()
208 struct exynos_pcie *ep = to_exynos_pcie(pci); in exynos_pcie_write_dbi() local
210 exynos_pcie_sideband_dbi_w_mode(ep, true); in exynos_pcie_write_dbi()
212 exynos_pcie_sideband_dbi_w_mode(ep, false); in exynos_pcie_write_dbi()
246 struct exynos_pcie *ep = to_exynos_pcie(pci); in exynos_pcie_link_up() local
247 u32 val = exynos_pcie_readl(ep->elbi_base, PCIE_ELBI_RDLH_LINKUP); in exynos_pcie_link_up()
255 struct exynos_pcie *ep = to_exynos_pcie(pci); in exynos_pcie_host_init() local
259 exynos_pcie_assert_core_reset(ep); in exynos_pcie_host_init()
261 phy_init(ep->phy); in exynos_pcie_host_init()
262 phy_power_on(ep->phy); in exynos_pcie_host_init()
264 exynos_pcie_deassert_core_reset(ep); in exynos_pcie_host_init()
265 exynos_pcie_enable_irq_pulse(ep); in exynos_pcie_host_init()
274 static int exynos_add_pcie_port(struct exynos_pcie *ep, in exynos_add_pcie_port() argument
277 struct dw_pcie *pci = &ep->pci; in exynos_add_pcie_port()
287 IRQF_SHARED, "exynos-pcie", ep); in exynos_add_pcie_port()
315 struct exynos_pcie *ep; in exynos_pcie_probe() local
319 ep = devm_kzalloc(dev, sizeof(*ep), GFP_KERNEL); in exynos_pcie_probe()
320 if (!ep) in exynos_pcie_probe()
323 ep->pci.dev = dev; in exynos_pcie_probe()
324 ep->pci.ops = &dw_pcie_ops; in exynos_pcie_probe()
326 ep->phy = devm_of_phy_get(dev, np, NULL); in exynos_pcie_probe()
327 if (IS_ERR(ep->phy)) in exynos_pcie_probe()
328 return PTR_ERR(ep->phy); in exynos_pcie_probe()
331 ep->elbi_base = devm_platform_ioremap_resource_byname(pdev, "elbi"); in exynos_pcie_probe()
332 if (IS_ERR(ep->elbi_base)) in exynos_pcie_probe()
333 return PTR_ERR(ep->elbi_base); in exynos_pcie_probe()
335 ep->clk = devm_clk_get(dev, "pcie"); in exynos_pcie_probe()
336 if (IS_ERR(ep->clk)) { in exynos_pcie_probe()
338 return PTR_ERR(ep->clk); in exynos_pcie_probe()
341 ep->bus_clk = devm_clk_get(dev, "pcie_bus"); in exynos_pcie_probe()
342 if (IS_ERR(ep->bus_clk)) { in exynos_pcie_probe()
344 return PTR_ERR(ep->bus_clk); in exynos_pcie_probe()
347 ep->supplies[0].supply = "vdd18"; in exynos_pcie_probe()
348 ep->supplies[1].supply = "vdd10"; in exynos_pcie_probe()
349 ret = devm_regulator_bulk_get(dev, ARRAY_SIZE(ep->supplies), in exynos_pcie_probe()
350 ep->supplies); in exynos_pcie_probe()
354 ret = exynos_pcie_init_clk_resources(ep); in exynos_pcie_probe()
358 ret = regulator_bulk_enable(ARRAY_SIZE(ep->supplies), ep->supplies); in exynos_pcie_probe()
362 platform_set_drvdata(pdev, ep); in exynos_pcie_probe()
364 ret = exynos_add_pcie_port(ep, pdev); in exynos_pcie_probe()
371 phy_exit(ep->phy); in exynos_pcie_probe()
372 exynos_pcie_deinit_clk_resources(ep); in exynos_pcie_probe()
373 regulator_bulk_disable(ARRAY_SIZE(ep->supplies), ep->supplies); in exynos_pcie_probe()
380 struct exynos_pcie *ep = platform_get_drvdata(pdev); in exynos_pcie_remove() local
382 dw_pcie_host_deinit(&ep->pci.pp); in exynos_pcie_remove()
383 exynos_pcie_assert_core_reset(ep); in exynos_pcie_remove()
384 phy_power_off(ep->phy); in exynos_pcie_remove()
385 phy_exit(ep->phy); in exynos_pcie_remove()
386 exynos_pcie_deinit_clk_resources(ep); in exynos_pcie_remove()
387 regulator_bulk_disable(ARRAY_SIZE(ep->supplies), ep->supplies); in exynos_pcie_remove()
394 struct exynos_pcie *ep = dev_get_drvdata(dev); in exynos_pcie_suspend_noirq() local
396 exynos_pcie_assert_core_reset(ep); in exynos_pcie_suspend_noirq()
397 phy_power_off(ep->phy); in exynos_pcie_suspend_noirq()
398 phy_exit(ep->phy); in exynos_pcie_suspend_noirq()
399 regulator_bulk_disable(ARRAY_SIZE(ep->supplies), ep->supplies); in exynos_pcie_suspend_noirq()
406 struct exynos_pcie *ep = dev_get_drvdata(dev); in exynos_pcie_resume_noirq() local
407 struct dw_pcie *pci = &ep->pci; in exynos_pcie_resume_noirq()
411 ret = regulator_bulk_enable(ARRAY_SIZE(ep->supplies), ep->supplies); in exynos_pcie_resume_noirq()