Searched refs:DPMAIF_TXQ_NUM (Results 1 – 5 of 5) sorted by relevance
33 #define DPMAIF_TXQ_NUM 5 macro65 struct dpmaif_ul ul_que[DPMAIF_TXQ_NUM];72 dma_addr_t drb_base_addr[DPMAIF_TXQ_NUM];73 unsigned int drb_size_cnt[DPMAIF_TXQ_NUM];
235 for (tx_idx = 0; tx_idx < DPMAIF_TXQ_NUM; tx_idx++) { in t7xx_dpmaif_rxtx_sw_allocs()288 for (i = 0; i < DPMAIF_TXQ_NUM; i++) { in t7xx_dpmaif_sw_release()342 for (i = 0; i < DPMAIF_TXQ_NUM; i++) { in t7xx_dpmaif_start()436 for (que_cnt = 0; que_cnt < DPMAIF_TXQ_NUM; que_cnt++) { in t7xx_dpmaif_start_txrx_qs()
338 for (i = 0; i < DPMAIF_TXQ_NUM; i++) { in t7xx_tx_lists_are_all_empty()531 for (i = 0; i < DPMAIF_TXQ_NUM; i++) { in t7xx_dpmaif_irq_tx_done()645 for (i = 0; i < DPMAIF_TXQ_NUM; i++) { in t7xx_dpmaif_tx_stop()681 for (i = 0; i < DPMAIF_TXQ_NUM; i++) in t7xx_dpmaif_tx_clear()
177 struct dpmaif_tx_queue txq[DPMAIF_TXQ_NUM];
236 for_each_set_bit(index, &value, DPMAIF_TXQ_NUM) in t7xx_dpmaif_hw_check_tx_intr()913 for (i = 0; i < DPMAIF_TXQ_NUM; i++) { in t7xx_dpmaif_config_ulq_hw()1139 for (i = 0; i < DPMAIF_TXQ_NUM; i++) { in t7xx_dpmaif_set_queue_property()
Completed in 11 milliseconds