Searched refs:QORIQ_CLK_PLATFORM_PLL (Results 1 – 13 of 13) sorted by relevance
437 <&clockgen QORIQ_CLK_PLATFORM_PLL449 <&clockgen QORIQ_CLK_PLATFORM_PLL565 <&clockgen QORIQ_CLK_PLATFORM_PLL828 <&clockgen QORIQ_CLK_PLATFORM_PLL838 <&clockgen QORIQ_CLK_PLATFORM_PLL882 <&clockgen QORIQ_CLK_PLATFORM_PLL884 <&clockgen QORIQ_CLK_PLATFORM_PLL886 <&clockgen QORIQ_CLK_PLATFORM_PLL903 <&clockgen QORIQ_CLK_PLATFORM_PLL905 <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
152 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL154 <&clockgen QORIQ_CLK_PLATFORM_PLL163 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL182 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL443 <&clockgen QORIQ_CLK_PLATFORM_PLL445 <&clockgen QORIQ_CLK_PLATFORM_PLL447 <&clockgen QORIQ_CLK_PLATFORM_PLL463 <&clockgen QORIQ_CLK_PLATFORM_PLL465 <&clockgen QORIQ_CLK_PLATFORM_PLL467 <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
283 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL367 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL401 <&clockgen QORIQ_CLK_PLATFORM_PLL411 <&clockgen QORIQ_CLK_PLATFORM_PLL421 <&clockgen QORIQ_CLK_PLATFORM_PLL431 <&clockgen QORIQ_CLK_PLATFORM_PLL441 <&clockgen QORIQ_CLK_PLATFORM_PLL451 <&clockgen QORIQ_CLK_PLATFORM_PLL461 <&clockgen QORIQ_CLK_PLATFORM_PLL471 <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
275 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL339 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL472 <&clockgen QORIQ_CLK_PLATFORM_PLL882 <&clockgen QORIQ_CLK_PLATFORM_PLL892 <&clockgen QORIQ_CLK_PLATFORM_PLL902 <&clockgen QORIQ_CLK_PLATFORM_PLL912 <&clockgen QORIQ_CLK_PLATFORM_PLL922 <&clockgen QORIQ_CLK_PLATFORM_PLL932 <&clockgen QORIQ_CLK_PLATFORM_PLL942 <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
303 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL305 <&clockgen QORIQ_CLK_PLATFORM_PLL422 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL498 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL511 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL525 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL537 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL549 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL559 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL568 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
393 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL419 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL421 <&clockgen QORIQ_CLK_PLATFORM_PLL521 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL535 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL549 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL564 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL577 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL590 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL600 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
685 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL742 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL755 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL767 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL779 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL791 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL804 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL816 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL828 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL841 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
125 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL
73 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL QORIQ_CLK_PLL_DIV(4)>,74 <&clockgen QORIQ_CLK_PLATFORM_PLL QORIQ_CLK_PLL_DIV(4)>;
84 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL QORIQ_CLK_PLL_DIV(2)>,85 <&clockgen QORIQ_CLK_PLATFORM_PLL QORIQ_CLK_PLL_DIV(2)>;
10 #define QORIQ_CLK_PLATFORM_PLL 4 macro
59 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL
1422 case QORIQ_CLK_PLATFORM_PLL: in clockgen_clk_get()
Completed in 36 milliseconds