Home
last modified time | relevance | path

Searched refs:SRBM_SOFT_RESET (Results 1 – 25 of 27) sorted by relevance

12

/linux-6.3-rc2/drivers/gpu/drm/amd/amdgpu/
A Dsi_ih.c248 tmp = RREG32(SRBM_SOFT_RESET); in si_ih_soft_reset()
251 WREG32(SRBM_SOFT_RESET, tmp); in si_ih_soft_reset()
252 tmp = RREG32(SRBM_SOFT_RESET); in si_ih_soft_reset()
257 WREG32(SRBM_SOFT_RESET, tmp); in si_ih_soft_reset()
258 tmp = RREG32(SRBM_SOFT_RESET); in si_ih_soft_reset()
A Dvce_v3_0.c653 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE0, 1); in vce_v3_0_check_soft_reset()
654 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE1, 1); in vce_v3_0_check_soft_reset()
658 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE0, 1); in vce_v3_0_check_soft_reset()
659 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE1, 1); in vce_v3_0_check_soft_reset()
A Dvce_v4_0.c749 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE0, 1);
750 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE1, 1);
754 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE0, 1);
755 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE1, 1);
A Dsdma_v3_0.c1272 if (REG_GET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_SDMA) || in sdma_v3_0_pre_soft_reset()
1273 REG_GET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_SDMA1)) { in sdma_v3_0_pre_soft_reset()
1291 if (REG_GET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_SDMA) || in sdma_v3_0_post_soft_reset()
1292 REG_GET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_SDMA1)) { in sdma_v3_0_post_soft_reset()
A Dcz_ih.c379 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, in cz_ih_soft_reset()
A Diceland_ih.c373 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, in iceland_ih_soft_reset()
A Dgmc_v6_0.c987 SRBM_SOFT_RESET, SOFT_RESET_VMC, 1); in gmc_v6_0_soft_reset()
993 SRBM_SOFT_RESET, SOFT_RESET_MC, 1); in gmc_v6_0_soft_reset()
A Dtonga_ih.c390 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, in tonga_ih_check_soft_reset()
A Dvce_v2_0.c541 WREG32_FIELD(SRBM_SOFT_RESET, SOFT_RESET_VCE, 1); in vce_v2_0_soft_reset()
A Dgmc_v7_0.c1181 SRBM_SOFT_RESET, SOFT_RESET_VMC, 1); in gmc_v7_0_soft_reset()
1187 SRBM_SOFT_RESET, SOFT_RESET_MC, 1); in gmc_v7_0_soft_reset()
A Duvd_v6_0.c757 WREG32_FIELD(SRBM_SOFT_RESET, SOFT_RESET_UVD, 0); in uvd_v6_0_start()
1171 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_UVD, 1); in uvd_v6_0_check_soft_reset()
A Dgmc_v8_0.c1312 SRBM_SOFT_RESET, SOFT_RESET_VMC, 1); in gmc_v8_0_check_soft_reset()
1318 SRBM_SOFT_RESET, SOFT_RESET_MC, 1); in gmc_v8_0_check_soft_reset()
A Dsid.h343 #define SRBM_SOFT_RESET 0x398 macro
A Dgfx_v8_0.c4949 SRBM_SOFT_RESET, SOFT_RESET_GRBM, 1); in gfx_v8_0_check_soft_reset()
4967 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, in gfx_v8_0_check_soft_reset()
4975 SRBM_SOFT_RESET, SOFT_RESET_GRBM, 1); in gfx_v8_0_check_soft_reset()
4978 SRBM_SOFT_RESET, SOFT_RESET_SEM, 1); in gfx_v8_0_check_soft_reset()
/linux-6.3-rc2/drivers/gpu/drm/radeon/
A Dcik_sdma.c276 WREG32(SRBM_SOFT_RESET, SOFT_RESET_SDMA | SOFT_RESET_SDMA1); in cik_sdma_gfx_stop()
277 (void)RREG32(SRBM_SOFT_RESET); in cik_sdma_gfx_stop()
279 WREG32(SRBM_SOFT_RESET, 0); in cik_sdma_gfx_stop()
280 (void)RREG32(SRBM_SOFT_RESET); in cik_sdma_gfx_stop()
A Dni.c1921 tmp = RREG32(SRBM_SOFT_RESET); in cayman_gpu_soft_reset()
1924 WREG32(SRBM_SOFT_RESET, tmp); in cayman_gpu_soft_reset()
1925 tmp = RREG32(SRBM_SOFT_RESET); in cayman_gpu_soft_reset()
1930 WREG32(SRBM_SOFT_RESET, tmp); in cayman_gpu_soft_reset()
1931 tmp = RREG32(SRBM_SOFT_RESET); in cayman_gpu_soft_reset()
A Dr600.c1798 tmp = RREG32(SRBM_SOFT_RESET); in r600_gpu_soft_reset()
1801 WREG32(SRBM_SOFT_RESET, tmp); in r600_gpu_soft_reset()
1802 tmp = RREG32(SRBM_SOFT_RESET); in r600_gpu_soft_reset()
1807 WREG32(SRBM_SOFT_RESET, tmp); in r600_gpu_soft_reset()
1808 tmp = RREG32(SRBM_SOFT_RESET); in r600_gpu_soft_reset()
1869 WREG32(SRBM_SOFT_RESET, tmp); in r600_gpu_pci_config_reset()
1871 WREG32(SRBM_SOFT_RESET, 0); in r600_gpu_pci_config_reset()
3536 WREG32(SRBM_SOFT_RESET, SOFT_RESET_RLC); in r600_rlc_stop()
3537 RREG32(SRBM_SOFT_RESET); in r600_rlc_stop()
3539 WREG32(SRBM_SOFT_RESET, 0); in r600_rlc_stop()
[all …]
A Duvd_v1_0.c291 WREG32_P(SRBM_SOFT_RESET, 0, ~SOFT_RESET_UVD); in uvd_v1_0_start()
A Devergreen.c3989 tmp = RREG32(SRBM_SOFT_RESET); in evergreen_gpu_soft_reset()
3992 WREG32(SRBM_SOFT_RESET, tmp); in evergreen_gpu_soft_reset()
3993 tmp = RREG32(SRBM_SOFT_RESET); in evergreen_gpu_soft_reset()
3998 WREG32(SRBM_SOFT_RESET, tmp); in evergreen_gpu_soft_reset()
3999 tmp = RREG32(SRBM_SOFT_RESET); in evergreen_gpu_soft_reset()
A Dnid.h74 #define SRBM_SOFT_RESET 0x0E60 macro
A Dsi.c3960 tmp = RREG32(SRBM_SOFT_RESET); in si_gpu_soft_reset()
3963 WREG32(SRBM_SOFT_RESET, tmp); in si_gpu_soft_reset()
3964 tmp = RREG32(SRBM_SOFT_RESET); in si_gpu_soft_reset()
3969 WREG32(SRBM_SOFT_RESET, tmp); in si_gpu_soft_reset()
3970 tmp = RREG32(SRBM_SOFT_RESET); in si_gpu_soft_reset()
A Dsid.h342 #define SRBM_SOFT_RESET 0x0E60 macro
A Dcikd.h465 #define SRBM_SOFT_RESET 0xE60 macro
A Dcik.c5023 tmp = RREG32(SRBM_SOFT_RESET); in cik_gpu_soft_reset()
5026 WREG32(SRBM_SOFT_RESET, tmp); in cik_gpu_soft_reset()
5027 tmp = RREG32(SRBM_SOFT_RESET); in cik_gpu_soft_reset()
5032 WREG32(SRBM_SOFT_RESET, tmp); in cik_gpu_soft_reset()
5033 tmp = RREG32(SRBM_SOFT_RESET); in cik_gpu_soft_reset()
A Devergreend.h1181 #define SRBM_SOFT_RESET 0x0E60 macro

Completed in 139 milliseconds

12