Lines Matching refs:clkr
74 .clkr = {
95 .clkr.hw.init = &(struct clk_init_data){
97 .parent_hws = (const struct clk_hw *[]){ &mmpll0.clkr.hw },
106 .clkr = {
127 .clkr.hw.init = &(struct clk_init_data){
129 .parent_hws = (const struct clk_hw *[]){ &mmpll1.clkr.hw },
138 .clkr.hw.init = &(struct clk_init_data){
155 .clkr.hw.init = &(struct clk_init_data){
157 .parent_hws = (const struct clk_hw *[]){ &mmpll3.clkr.hw },
166 .clkr.hw.init = &(struct clk_init_data){
183 .clkr.hw.init = &(struct clk_init_data){
185 .parent_hws = (const struct clk_hw *[]){ &mmpll4.clkr.hw },
194 .clkr.hw.init = &(struct clk_init_data){
211 .clkr.hw.init = &(struct clk_init_data){
213 .parent_hws = (const struct clk_hw *[]){ &mmpll5.clkr.hw },
222 .clkr.hw.init = &(struct clk_init_data){
239 .clkr.hw.init = &(struct clk_init_data){
241 .parent_hws = (const struct clk_hw *[]){ &mmpll6.clkr.hw },
250 .clkr.hw.init = &(struct clk_init_data){
267 .clkr.hw.init = &(struct clk_init_data){
269 .parent_hws = (const struct clk_hw *[]){ &mmpll7.clkr.hw },
278 .clkr.hw.init = &(struct clk_init_data){
295 .clkr.hw.init = &(struct clk_init_data){
297 .parent_hws = (const struct clk_hw *[]){ &mmpll10.clkr.hw },
381 { .hw = &mmpll0_out_even.clkr.hw },
398 { .hw = &mmpll0_out_even.clkr.hw },
399 { .hw = &mmpll1_out_even.clkr.hw },
416 { .hw = &mmpll0_out_even.clkr.hw },
417 { .hw = &mmpll5_out_even.clkr.hw },
435 { .hw = &mmpll0_out_even.clkr.hw },
436 { .hw = &mmpll3_out_even.clkr.hw },
437 { .hw = &mmpll6_out_even.clkr.hw },
455 { .hw = &mmpll4_out_even.clkr.hw },
456 { .hw = &mmpll7_out_even.clkr.hw },
457 { .hw = &mmpll10_out_even.clkr.hw },
475 { .hw = &mmpll0_out_even.clkr.hw },
476 { .hw = &mmpll7_out_even.clkr.hw },
477 { .hw = &mmpll10_out_even.clkr.hw },
496 { .hw = &mmpll0_out_even.clkr.hw },
497 { .hw = &mmpll4_out_even.clkr.hw },
498 { .hw = &mmpll7_out_even.clkr.hw },
499 { .hw = &mmpll10_out_even.clkr.hw },
509 .clkr.hw.init = &(struct clk_init_data){
522 .clkr.hw.init = &(struct clk_init_data){
543 .clkr.hw.init = &(struct clk_init_data){
567 .clkr.hw.init = &(struct clk_init_data){
590 .clkr.hw.init = &(struct clk_init_data){
603 .clkr.hw.init = &(struct clk_init_data){
616 .clkr.hw.init = &(struct clk_init_data){
629 .clkr.hw.init = &(struct clk_init_data){
651 .clkr.hw.init = &(struct clk_init_data){
670 .clkr.hw.init = &(struct clk_init_data){
683 .clkr.hw.init = &(struct clk_init_data){
696 .clkr.hw.init = &(struct clk_init_data){
714 .clkr.hw.init = &(struct clk_init_data){
734 .clkr.hw.init = &(struct clk_init_data){
754 .clkr.hw.init = &(struct clk_init_data){
774 .clkr.hw.init = &(struct clk_init_data){
792 .clkr.hw.init = &(struct clk_init_data){
805 .clkr.hw.init = &(struct clk_init_data){
823 .clkr.hw.init = &(struct clk_init_data){
846 .clkr.hw.init = &(struct clk_init_data){
864 .clkr.hw.init = &(struct clk_init_data){
885 .clkr.hw.init = &(struct clk_init_data){
907 .clkr.hw.init = &(struct clk_init_data){
934 .clkr.hw.init = &(struct clk_init_data){
947 .clkr.hw.init = &(struct clk_init_data){
960 .clkr.hw.init = &(struct clk_init_data){
973 .clkr.hw.init = &(struct clk_init_data){
999 .clkr.hw.init = &(struct clk_init_data){
1017 .clkr.hw.init = &(struct clk_init_data){
1037 .clkr.hw.init = &(struct clk_init_data){
1060 .clkr.hw.init = &(struct clk_init_data){
1073 .clkr.hw.init = &(struct clk_init_data){
1087 .clkr.hw.init = &(struct clk_init_data){
1109 .clkr.hw.init = &(struct clk_init_data){
1131 .clkr.hw.init = &(struct clk_init_data){
1144 .clkr.hw.init = &(struct clk_init_data){
1157 .clkr.hw.init = &(struct clk_init_data){
1182 .clkr.hw.init = &(struct clk_init_data){
1195 .clkr.hw.init = &(struct clk_init_data){
1207 .clkr = {
1212 .parent_hws = (const struct clk_hw *[]){ &ahb_clk_src.clkr.hw },
1222 .clkr = {
1227 .parent_hws = (const struct clk_hw *[]){ &video_core_clk_src.clkr.hw },
1239 .clkr = {
1244 .parent_hws = (const struct clk_hw *[]){ &ahb_clk_src.clkr.hw },
1254 .clkr = {
1259 .parent_hws = (const struct clk_hw *[]){ &axi_clk_src.clkr.hw },
1268 .clkr = {
1273 .parent_hws = (const struct clk_hw *[]){ &maxi_clk_src.clkr.hw },
1283 .clkr = {
1288 .parent_hws = (const struct clk_hw *[]){ &video_subcore0_clk_src.clkr.hw },
1298 .clkr = {
1303 .parent_hws = (const struct clk_hw *[]){ &video_subcore1_clk_src.clkr.hw },
1315 .clkr = {
1320 .parent_hws = (const struct clk_hw *[]){ &ahb_clk_src.clkr.hw },
1330 .clkr = {
1335 .parent_hws = (const struct clk_hw *[]){ &ahb_clk_src.clkr.hw },
1345 .clkr = {
1350 .parent_hws = (const struct clk_hw *[]){ &axi_clk_src.clkr.hw },
1359 .clkr = {
1364 .parent_hws = (const struct clk_hw *[]){ &pclk0_clk_src.clkr.hw },
1374 .clkr = {
1379 .parent_hws = (const struct clk_hw *[]){ &pclk1_clk_src.clkr.hw },
1389 .clkr = {
1394 .parent_hws = (const struct clk_hw *[]){ &mdp_clk_src.clkr.hw },
1404 .clkr = {
1409 .parent_hws = (const struct clk_hw *[]){ &mdp_clk_src.clkr.hw },
1419 .clkr = {
1424 .parent_hws = (const struct clk_hw *[]){ &extpclk_clk_src.clkr.hw },
1434 .clkr = {
1439 .parent_hws = (const struct clk_hw *[]){ &vsync_clk_src.clkr.hw },
1449 .clkr = {
1454 .parent_hws = (const struct clk_hw *[]){ &hdmi_clk_src.clkr.hw },
1464 .clkr = {
1469 .parent_hws = (const struct clk_hw *[]){ &byte0_clk_src.clkr.hw },
1479 .clkr = {
1484 .parent_hws = (const struct clk_hw *[]){ &byte1_clk_src.clkr.hw },
1494 .clkr = {
1499 .parent_hws = (const struct clk_hw *[]){ &esc0_clk_src.clkr.hw },
1509 .clkr = {
1514 .parent_hws = (const struct clk_hw *[]){ &esc1_clk_src.clkr.hw },
1524 .clkr = {
1529 .parent_hws = (const struct clk_hw *[]){ &rot_clk_src.clkr.hw },
1539 .clkr = {
1544 .parent_hws = (const struct clk_hw *[]){ &dp_link_clk_src.clkr.hw },
1554 .clkr = {
1559 .parent_hws = (const struct clk_hw *[]){ &dp_link_clk_src.clkr.hw },
1569 .clkr = {
1574 .parent_hws = (const struct clk_hw *[]){ &dp_crypto_clk_src.clkr.hw },
1584 .clkr = {
1589 .parent_hws = (const struct clk_hw *[]){ &dp_pixel_clk_src.clkr.hw },
1599 .clkr = {
1604 .parent_hws = (const struct clk_hw *[]){ &dp_aux_clk_src.clkr.hw },
1614 .clkr = {
1619 .parent_hws = (const struct clk_hw *[]){ &byte0_clk_src.clkr.hw },
1629 .clkr = {
1634 .parent_hws = (const struct clk_hw *[]){ &byte1_clk_src.clkr.hw },
1644 .clkr = {
1649 .parent_hws = (const struct clk_hw *[]){ &csi0phytimer_clk_src.clkr.hw },
1659 .clkr = {
1664 .parent_hws = (const struct clk_hw *[]){ &csi1phytimer_clk_src.clkr.hw },
1674 .clkr = {
1679 .parent_hws = (const struct clk_hw *[]){ &csi2phytimer_clk_src.clkr.hw },
1689 .clkr = {
1694 .parent_hws = (const struct clk_hw *[]){ &csi0_clk_src.clkr.hw },
1704 .clkr = {
1709 .parent_hws = (const struct clk_hw *[]){ &ahb_clk_src.clkr.hw },
1719 .clkr = {
1724 .parent_hws = (const struct clk_hw *[]){ &csi0_clk_src.clkr.hw },
1734 .clkr = {
1739 .parent_hws = (const struct clk_hw *[]){ &csi0_clk_src.clkr.hw },
1749 .clkr = {
1754 .parent_hws = (const struct clk_hw *[]){ &csi1_clk_src.clkr.hw },
1764 .clkr = {
1769 .parent_hws = (const struct clk_hw *[]){ &ahb_clk_src.clkr.hw },
1779 .clkr = {
1784 .parent_hws = (const struct clk_hw *[]){ &csi1_clk_src.clkr.hw },
1794 .clkr = {
1799 .parent_hws = (const struct clk_hw *[]){ &csi1_clk_src.clkr.hw },
1809 .clkr = {
1814 .parent_hws = (const struct clk_hw *[]){ &csi2_clk_src.clkr.hw },
1824 .clkr = {
1829 .parent_hws = (const struct clk_hw *[]){ &ahb_clk_src.clkr.hw },
1839 .clkr = {
1844 .parent_hws = (const struct clk_hw *[]){ &csi2_clk_src.clkr.hw },
1854 .clkr = {
1859 .parent_hws = (const struct clk_hw *[]){ &csi2_clk_src.clkr.hw },
1869 .clkr = {
1874 .parent_hws = (const struct clk_hw *[]){ &csi3_clk_src.clkr.hw },
1884 .clkr = {
1889 .parent_hws = (const struct clk_hw *[]){ &ahb_clk_src.clkr.hw },
1899 .clkr = {
1904 .parent_hws = (const struct clk_hw *[]){ &csi3_clk_src.clkr.hw },
1914 .clkr = {
1919 .parent_hws = (const struct clk_hw *[]){ &csi3_clk_src.clkr.hw },
1929 .clkr = {
1934 .parent_hws = (const struct clk_hw *[]){ &ahb_clk_src.clkr.hw },
1944 .clkr = {
1949 .parent_hws = (const struct clk_hw *[]){ &cci_clk_src.clkr.hw },
1959 .clkr = {
1964 .parent_hws = (const struct clk_hw *[]){ &ahb_clk_src.clkr.hw },
1974 .clkr = {
1979 .parent_hws = (const struct clk_hw *[]){ &mclk0_clk_src.clkr.hw },
1989 .clkr = {
1994 .parent_hws = (const struct clk_hw *[]){ &mclk1_clk_src.clkr.hw },
2004 .clkr = {
2009 .parent_hws = (const struct clk_hw *[]){ &mclk2_clk_src.clkr.hw },
2019 .clkr = {
2024 .parent_hws = (const struct clk_hw *[]){ &mclk3_clk_src.clkr.hw },
2034 .clkr = {
2039 .parent_hws = (const struct clk_hw *[]){ &ahb_clk_src.clkr.hw },
2049 .clkr = {
2054 .parent_hws = (const struct clk_hw *[]){ &ahb_clk_src.clkr.hw },
2064 .clkr = {
2069 .parent_hws = (const struct clk_hw *[]){ &ahb_clk_src.clkr.hw },
2079 .clkr = {
2084 .parent_hws = (const struct clk_hw *[]){ &jpeg0_clk_src.clkr.hw },
2094 .clkr = {
2099 .parent_hws = (const struct clk_hw *[]){ &ahb_clk_src.clkr.hw },
2109 .clkr = {
2114 .parent_hws = (const struct clk_hw *[]){ &axi_clk_src.clkr.hw },
2123 .clkr = {
2128 .parent_hws = (const struct clk_hw *[]){ &ahb_clk_src.clkr.hw },
2138 .clkr = {
2143 .parent_hws = (const struct clk_hw *[]){ &ahb_clk_src.clkr.hw },
2153 .clkr = {
2158 .parent_hws = (const struct clk_hw *[]){ &vfe0_clk_src.clkr.hw },
2168 .clkr = {
2173 .parent_hws = (const struct clk_hw *[]){ &vfe1_clk_src.clkr.hw },
2183 .clkr = {
2188 .parent_hws = (const struct clk_hw *[]){ &cpp_clk_src.clkr.hw },
2198 .clkr = {
2203 .parent_hws = (const struct clk_hw *[]){ &ahb_clk_src.clkr.hw },
2213 .clkr = {
2218 .parent_hws = (const struct clk_hw *[]){ &ahb_clk_src.clkr.hw },
2228 .clkr = {
2233 .parent_hws = (const struct clk_hw *[]){ &axi_clk_src.clkr.hw },
2242 .clkr = {
2247 .parent_hws = (const struct clk_hw *[]){ &axi_clk_src.clkr.hw },
2256 .clkr = {
2261 .parent_hws = (const struct clk_hw *[]){ &ahb_clk_src.clkr.hw },
2271 .clkr = {
2276 .parent_hws = (const struct clk_hw *[]){ &vfe0_clk_src.clkr.hw },
2286 .clkr = {
2291 .parent_hws = (const struct clk_hw *[]){ &vfe1_clk_src.clkr.hw },
2301 .clkr = {
2306 .parent_hws = (const struct clk_hw *[]){ &vfe0_clk_src.clkr.hw },
2316 .clkr = {
2321 .parent_hws = (const struct clk_hw *[]){ &vfe1_clk_src.clkr.hw },
2331 .clkr = {
2336 .parent_hws = (const struct clk_hw *[]){ &csiphy_clk_src.clkr.hw },
2346 .clkr = {
2351 .parent_hws = (const struct clk_hw *[]){ &csiphy_clk_src.clkr.hw },
2361 .clkr = {
2366 .parent_hws = (const struct clk_hw *[]){ &csiphy_clk_src.clkr.hw },
2376 .clkr = {
2381 .parent_hws = (const struct clk_hw *[]){ &csiphy_clk_src.clkr.hw },
2391 .clkr = {
2396 .parent_hws = (const struct clk_hw *[]){ &csiphy_clk_src.clkr.hw },
2406 .clkr = {
2411 .parent_hws = (const struct clk_hw *[]){ &csiphy_clk_src.clkr.hw },
2421 .clkr = {
2426 .parent_hws = (const struct clk_hw *[]){ &csiphy_clk_src.clkr.hw },
2436 .clkr = {
2441 .parent_hws = (const struct clk_hw *[]){ &fd_core_clk_src.clkr.hw },
2451 .clkr = {
2456 .parent_hws = (const struct clk_hw *[]){ &fd_core_clk_src.clkr.hw },
2466 .clkr = {
2471 .parent_hws = (const struct clk_hw *[]){ &ahb_clk_src.clkr.hw },
2481 .clkr = {
2486 .parent_hws = (const struct clk_hw *[]){ &ahb_clk_src.clkr.hw },
2498 .clkr = {
2503 .parent_hws = (const struct clk_hw *[]){ &ahb_clk_src.clkr.hw },
2515 .clkr = {
2520 .parent_hws = (const struct clk_hw *[]){ &axi_clk_src.clkr.hw },
2529 .clkr = {
2534 .parent_hws = (const struct clk_hw *[]){ &maxi_clk_src.clkr.hw },
2544 .clkr = {
2549 .parent_hws = (const struct clk_hw *[]){ &maxi_clk_src.clkr.hw },
2559 .clkr = {
2564 .parent_hws = (const struct clk_hw *[]){ &ahb_clk_src.clkr.hw },
2661 [MMPLL0] = &mmpll0.clkr,
2662 [MMPLL0_OUT_EVEN] = &mmpll0_out_even.clkr,
2663 [MMPLL1] = &mmpll1.clkr,
2664 [MMPLL1_OUT_EVEN] = &mmpll1_out_even.clkr,
2665 [MMPLL3] = &mmpll3.clkr,
2666 [MMPLL3_OUT_EVEN] = &mmpll3_out_even.clkr,
2667 [MMPLL4] = &mmpll4.clkr,
2668 [MMPLL4_OUT_EVEN] = &mmpll4_out_even.clkr,
2669 [MMPLL5] = &mmpll5.clkr,
2670 [MMPLL5_OUT_EVEN] = &mmpll5_out_even.clkr,
2671 [MMPLL6] = &mmpll6.clkr,
2672 [MMPLL6_OUT_EVEN] = &mmpll6_out_even.clkr,
2673 [MMPLL7] = &mmpll7.clkr,
2674 [MMPLL7_OUT_EVEN] = &mmpll7_out_even.clkr,
2675 [MMPLL10] = &mmpll10.clkr,
2676 [MMPLL10_OUT_EVEN] = &mmpll10_out_even.clkr,
2677 [BYTE0_CLK_SRC] = &byte0_clk_src.clkr,
2678 [BYTE1_CLK_SRC] = &byte1_clk_src.clkr,
2679 [CCI_CLK_SRC] = &cci_clk_src.clkr,
2680 [CPP_CLK_SRC] = &cpp_clk_src.clkr,
2681 [CSI0_CLK_SRC] = &csi0_clk_src.clkr,
2682 [CSI1_CLK_SRC] = &csi1_clk_src.clkr,
2683 [CSI2_CLK_SRC] = &csi2_clk_src.clkr,
2684 [CSI3_CLK_SRC] = &csi3_clk_src.clkr,
2685 [CSIPHY_CLK_SRC] = &csiphy_clk_src.clkr,
2686 [CSI0PHYTIMER_CLK_SRC] = &csi0phytimer_clk_src.clkr,
2687 [CSI1PHYTIMER_CLK_SRC] = &csi1phytimer_clk_src.clkr,
2688 [CSI2PHYTIMER_CLK_SRC] = &csi2phytimer_clk_src.clkr,
2689 [DP_AUX_CLK_SRC] = &dp_aux_clk_src.clkr,
2690 [DP_CRYPTO_CLK_SRC] = &dp_crypto_clk_src.clkr,
2691 [DP_LINK_CLK_SRC] = &dp_link_clk_src.clkr,
2692 [DP_PIXEL_CLK_SRC] = &dp_pixel_clk_src.clkr,
2693 [ESC0_CLK_SRC] = &esc0_clk_src.clkr,
2694 [ESC1_CLK_SRC] = &esc1_clk_src.clkr,
2695 [EXTPCLK_CLK_SRC] = &extpclk_clk_src.clkr,
2696 [FD_CORE_CLK_SRC] = &fd_core_clk_src.clkr,
2697 [HDMI_CLK_SRC] = &hdmi_clk_src.clkr,
2698 [JPEG0_CLK_SRC] = &jpeg0_clk_src.clkr,
2699 [MAXI_CLK_SRC] = &maxi_clk_src.clkr,
2700 [MCLK0_CLK_SRC] = &mclk0_clk_src.clkr,
2701 [MCLK1_CLK_SRC] = &mclk1_clk_src.clkr,
2702 [MCLK2_CLK_SRC] = &mclk2_clk_src.clkr,
2703 [MCLK3_CLK_SRC] = &mclk3_clk_src.clkr,
2704 [MDP_CLK_SRC] = &mdp_clk_src.clkr,
2705 [VSYNC_CLK_SRC] = &vsync_clk_src.clkr,
2706 [AHB_CLK_SRC] = &ahb_clk_src.clkr,
2707 [AXI_CLK_SRC] = &axi_clk_src.clkr,
2708 [PCLK0_CLK_SRC] = &pclk0_clk_src.clkr,
2709 [PCLK1_CLK_SRC] = &pclk1_clk_src.clkr,
2710 [ROT_CLK_SRC] = &rot_clk_src.clkr,
2711 [VIDEO_CORE_CLK_SRC] = &video_core_clk_src.clkr,
2712 [VIDEO_SUBCORE0_CLK_SRC] = &video_subcore0_clk_src.clkr,
2713 [VIDEO_SUBCORE1_CLK_SRC] = &video_subcore1_clk_src.clkr,
2714 [VFE0_CLK_SRC] = &vfe0_clk_src.clkr,
2715 [VFE1_CLK_SRC] = &vfe1_clk_src.clkr,
2716 [MISC_AHB_CLK] = &misc_ahb_clk.clkr,
2717 [VIDEO_CORE_CLK] = &video_core_clk.clkr,
2718 [VIDEO_AHB_CLK] = &video_ahb_clk.clkr,
2719 [VIDEO_AXI_CLK] = &video_axi_clk.clkr,
2720 [VIDEO_MAXI_CLK] = &video_maxi_clk.clkr,
2721 [VIDEO_SUBCORE0_CLK] = &video_subcore0_clk.clkr,
2722 [VIDEO_SUBCORE1_CLK] = &video_subcore1_clk.clkr,
2723 [MDSS_AHB_CLK] = &mdss_ahb_clk.clkr,
2724 [MDSS_HDMI_DP_AHB_CLK] = &mdss_hdmi_dp_ahb_clk.clkr,
2725 [MDSS_AXI_CLK] = &mdss_axi_clk.clkr,
2726 [MDSS_PCLK0_CLK] = &mdss_pclk0_clk.clkr,
2727 [MDSS_PCLK1_CLK] = &mdss_pclk1_clk.clkr,
2728 [MDSS_MDP_CLK] = &mdss_mdp_clk.clkr,
2729 [MDSS_MDP_LUT_CLK] = &mdss_mdp_lut_clk.clkr,
2730 [MDSS_EXTPCLK_CLK] = &mdss_extpclk_clk.clkr,
2731 [MDSS_VSYNC_CLK] = &mdss_vsync_clk.clkr,
2732 [MDSS_HDMI_CLK] = &mdss_hdmi_clk.clkr,
2733 [MDSS_BYTE0_CLK] = &mdss_byte0_clk.clkr,
2734 [MDSS_BYTE1_CLK] = &mdss_byte1_clk.clkr,
2735 [MDSS_ESC0_CLK] = &mdss_esc0_clk.clkr,
2736 [MDSS_ESC1_CLK] = &mdss_esc1_clk.clkr,
2737 [MDSS_ROT_CLK] = &mdss_rot_clk.clkr,
2738 [MDSS_DP_LINK_CLK] = &mdss_dp_link_clk.clkr,
2739 [MDSS_DP_LINK_INTF_CLK] = &mdss_dp_link_intf_clk.clkr,
2740 [MDSS_DP_CRYPTO_CLK] = &mdss_dp_crypto_clk.clkr,
2741 [MDSS_DP_PIXEL_CLK] = &mdss_dp_pixel_clk.clkr,
2742 [MDSS_DP_AUX_CLK] = &mdss_dp_aux_clk.clkr,
2743 [MDSS_BYTE0_INTF_CLK] = &mdss_byte0_intf_clk.clkr,
2744 [MDSS_BYTE1_INTF_CLK] = &mdss_byte1_intf_clk.clkr,
2745 [CAMSS_CSI0PHYTIMER_CLK] = &camss_csi0phytimer_clk.clkr,
2746 [CAMSS_CSI1PHYTIMER_CLK] = &camss_csi1phytimer_clk.clkr,
2747 [CAMSS_CSI2PHYTIMER_CLK] = &camss_csi2phytimer_clk.clkr,
2748 [CAMSS_CSI0_CLK] = &camss_csi0_clk.clkr,
2749 [CAMSS_CSI0_AHB_CLK] = &camss_csi0_ahb_clk.clkr,
2750 [CAMSS_CSI0RDI_CLK] = &camss_csi0rdi_clk.clkr,
2751 [CAMSS_CSI0PIX_CLK] = &camss_csi0pix_clk.clkr,
2752 [CAMSS_CSI1_CLK] = &camss_csi1_clk.clkr,
2753 [CAMSS_CSI1_AHB_CLK] = &camss_csi1_ahb_clk.clkr,
2754 [CAMSS_CSI1RDI_CLK] = &camss_csi1rdi_clk.clkr,
2755 [CAMSS_CSI1PIX_CLK] = &camss_csi1pix_clk.clkr,
2756 [CAMSS_CSI2_CLK] = &camss_csi2_clk.clkr,
2757 [CAMSS_CSI2_AHB_CLK] = &camss_csi2_ahb_clk.clkr,
2758 [CAMSS_CSI2RDI_CLK] = &camss_csi2rdi_clk.clkr,
2759 [CAMSS_CSI2PIX_CLK] = &camss_csi2pix_clk.clkr,
2760 [CAMSS_CSI3_CLK] = &camss_csi3_clk.clkr,
2761 [CAMSS_CSI3_AHB_CLK] = &camss_csi3_ahb_clk.clkr,
2762 [CAMSS_CSI3RDI_CLK] = &camss_csi3rdi_clk.clkr,
2763 [CAMSS_CSI3PIX_CLK] = &camss_csi3pix_clk.clkr,
2764 [CAMSS_ISPIF_AHB_CLK] = &camss_ispif_ahb_clk.clkr,
2765 [CAMSS_CCI_CLK] = &camss_cci_clk.clkr,
2766 [CAMSS_CCI_AHB_CLK] = &camss_cci_ahb_clk.clkr,
2767 [CAMSS_MCLK0_CLK] = &camss_mclk0_clk.clkr,
2768 [CAMSS_MCLK1_CLK] = &camss_mclk1_clk.clkr,
2769 [CAMSS_MCLK2_CLK] = &camss_mclk2_clk.clkr,
2770 [CAMSS_MCLK3_CLK] = &camss_mclk3_clk.clkr,
2771 [CAMSS_TOP_AHB_CLK] = &camss_top_ahb_clk.clkr,
2772 [CAMSS_AHB_CLK] = &camss_ahb_clk.clkr,
2773 [CAMSS_MICRO_AHB_CLK] = &camss_micro_ahb_clk.clkr,
2774 [CAMSS_JPEG0_CLK] = &camss_jpeg0_clk.clkr,
2775 [CAMSS_JPEG_AHB_CLK] = &camss_jpeg_ahb_clk.clkr,
2776 [CAMSS_JPEG_AXI_CLK] = &camss_jpeg_axi_clk.clkr,
2777 [CAMSS_VFE0_AHB_CLK] = &camss_vfe0_ahb_clk.clkr,
2778 [CAMSS_VFE1_AHB_CLK] = &camss_vfe1_ahb_clk.clkr,
2779 [CAMSS_VFE0_CLK] = &camss_vfe0_clk.clkr,
2780 [CAMSS_VFE1_CLK] = &camss_vfe1_clk.clkr,
2781 [CAMSS_CPP_CLK] = &camss_cpp_clk.clkr,
2782 [CAMSS_CPP_AHB_CLK] = &camss_cpp_ahb_clk.clkr,
2783 [CAMSS_VFE_VBIF_AHB_CLK] = &camss_vfe_vbif_ahb_clk.clkr,
2784 [CAMSS_VFE_VBIF_AXI_CLK] = &camss_vfe_vbif_axi_clk.clkr,
2785 [CAMSS_CPP_AXI_CLK] = &camss_cpp_axi_clk.clkr,
2786 [CAMSS_CPP_VBIF_AHB_CLK] = &camss_cpp_vbif_ahb_clk.clkr,
2787 [CAMSS_CSI_VFE0_CLK] = &camss_csi_vfe0_clk.clkr,
2788 [CAMSS_CSI_VFE1_CLK] = &camss_csi_vfe1_clk.clkr,
2789 [CAMSS_VFE0_STREAM_CLK] = &camss_vfe0_stream_clk.clkr,
2790 [CAMSS_VFE1_STREAM_CLK] = &camss_vfe1_stream_clk.clkr,
2791 [CAMSS_CPHY_CSID0_CLK] = &camss_cphy_csid0_clk.clkr,
2792 [CAMSS_CPHY_CSID1_CLK] = &camss_cphy_csid1_clk.clkr,
2793 [CAMSS_CPHY_CSID2_CLK] = &camss_cphy_csid2_clk.clkr,
2794 [CAMSS_CPHY_CSID3_CLK] = &camss_cphy_csid3_clk.clkr,
2795 [CAMSS_CSIPHY0_CLK] = &camss_csiphy0_clk.clkr,
2796 [CAMSS_CSIPHY1_CLK] = &camss_csiphy1_clk.clkr,
2797 [CAMSS_CSIPHY2_CLK] = &camss_csiphy2_clk.clkr,
2798 [FD_CORE_CLK] = &fd_core_clk.clkr,
2799 [FD_CORE_UAR_CLK] = &fd_core_uar_clk.clkr,
2800 [FD_AHB_CLK] = &fd_ahb_clk.clkr,
2801 [MNOC_AHB_CLK] = &mnoc_ahb_clk.clkr,
2802 [BIMC_SMMU_AHB_CLK] = &bimc_smmu_ahb_clk.clkr,
2803 [BIMC_SMMU_AXI_CLK] = &bimc_smmu_axi_clk.clkr,
2804 [MNOC_MAXI_CLK] = &mnoc_maxi_clk.clkr,
2805 [VMEM_MAXI_CLK] = &vmem_maxi_clk.clkr,
2806 [VMEM_AHB_CLK] = &vmem_ahb_clk.clkr,