Lines Matching refs:gpio_dev
43 struct amd_gpio *gpio_dev = gpiochip_get_data(gc); in amd_gpio_get_direction() local
45 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_get_direction()
46 pin_reg = readl(gpio_dev->base + offset * 4); in amd_gpio_get_direction()
47 raw_spin_unlock_irqrestore(&gpio_dev->lock, flags); in amd_gpio_get_direction()
59 struct amd_gpio *gpio_dev = gpiochip_get_data(gc); in amd_gpio_direction_input() local
61 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_direction_input()
62 pin_reg = readl(gpio_dev->base + offset * 4); in amd_gpio_direction_input()
64 writel(pin_reg, gpio_dev->base + offset * 4); in amd_gpio_direction_input()
65 raw_spin_unlock_irqrestore(&gpio_dev->lock, flags); in amd_gpio_direction_input()
75 struct amd_gpio *gpio_dev = gpiochip_get_data(gc); in amd_gpio_direction_output() local
77 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_direction_output()
78 pin_reg = readl(gpio_dev->base + offset * 4); in amd_gpio_direction_output()
84 writel(pin_reg, gpio_dev->base + offset * 4); in amd_gpio_direction_output()
85 raw_spin_unlock_irqrestore(&gpio_dev->lock, flags); in amd_gpio_direction_output()
94 struct amd_gpio *gpio_dev = gpiochip_get_data(gc); in amd_gpio_get_value() local
96 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_get_value()
97 pin_reg = readl(gpio_dev->base + offset * 4); in amd_gpio_get_value()
98 raw_spin_unlock_irqrestore(&gpio_dev->lock, flags); in amd_gpio_get_value()
107 struct amd_gpio *gpio_dev = gpiochip_get_data(gc); in amd_gpio_set_value() local
109 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_set_value()
110 pin_reg = readl(gpio_dev->base + offset * 4); in amd_gpio_set_value()
115 writel(pin_reg, gpio_dev->base + offset * 4); in amd_gpio_set_value()
116 raw_spin_unlock_irqrestore(&gpio_dev->lock, flags); in amd_gpio_set_value()
126 struct amd_gpio *gpio_dev = gpiochip_get_data(gc); in amd_gpio_set_debounce() local
128 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_set_debounce()
129 pin_reg = readl(gpio_dev->base + offset * 4); in amd_gpio_set_debounce()
178 writel(pin_reg, gpio_dev->base + offset * 4); in amd_gpio_set_debounce()
179 raw_spin_unlock_irqrestore(&gpio_dev->lock, flags); in amd_gpio_set_debounce()
203 struct amd_gpio *gpio_dev = gpiochip_get_data(gc); in amd_gpio_dbg_show() local
226 for (bank = 0; bank < gpio_dev->hwbank_num; bank++) { in amd_gpio_dbg_show()
252 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_dbg_show()
253 pin_reg = readl(gpio_dev->base + i * 4); in amd_gpio_dbg_show()
254 raw_spin_unlock_irqrestore(&gpio_dev->lock, flags); in amd_gpio_dbg_show()
388 struct amd_gpio *gpio_dev = gpiochip_get_data(gc); in amd_gpio_irq_enable() local
390 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_irq_enable()
391 pin_reg = readl(gpio_dev->base + (d->hwirq)*4); in amd_gpio_irq_enable()
394 writel(pin_reg, gpio_dev->base + (d->hwirq)*4); in amd_gpio_irq_enable()
395 raw_spin_unlock_irqrestore(&gpio_dev->lock, flags); in amd_gpio_irq_enable()
403 struct amd_gpio *gpio_dev = gpiochip_get_data(gc); in amd_gpio_irq_disable() local
405 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_irq_disable()
406 pin_reg = readl(gpio_dev->base + (d->hwirq)*4); in amd_gpio_irq_disable()
409 writel(pin_reg, gpio_dev->base + (d->hwirq)*4); in amd_gpio_irq_disable()
410 raw_spin_unlock_irqrestore(&gpio_dev->lock, flags); in amd_gpio_irq_disable()
418 struct amd_gpio *gpio_dev = gpiochip_get_data(gc); in amd_gpio_irq_mask() local
420 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_irq_mask()
421 pin_reg = readl(gpio_dev->base + (d->hwirq)*4); in amd_gpio_irq_mask()
423 writel(pin_reg, gpio_dev->base + (d->hwirq)*4); in amd_gpio_irq_mask()
424 raw_spin_unlock_irqrestore(&gpio_dev->lock, flags); in amd_gpio_irq_mask()
432 struct amd_gpio *gpio_dev = gpiochip_get_data(gc); in amd_gpio_irq_unmask() local
434 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_irq_unmask()
435 pin_reg = readl(gpio_dev->base + (d->hwirq)*4); in amd_gpio_irq_unmask()
437 writel(pin_reg, gpio_dev->base + (d->hwirq)*4); in amd_gpio_irq_unmask()
438 raw_spin_unlock_irqrestore(&gpio_dev->lock, flags); in amd_gpio_irq_unmask()
446 struct amd_gpio *gpio_dev = gpiochip_get_data(gc); in amd_gpio_irq_set_wake() local
450 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_irq_set_wake()
451 pin_reg = readl(gpio_dev->base + (d->hwirq)*4); in amd_gpio_irq_set_wake()
458 writel(pin_reg, gpio_dev->base + (d->hwirq)*4); in amd_gpio_irq_set_wake()
459 raw_spin_unlock_irqrestore(&gpio_dev->lock, flags); in amd_gpio_irq_set_wake()
462 err = enable_irq_wake(gpio_dev->irq); in amd_gpio_irq_set_wake()
464 err = disable_irq_wake(gpio_dev->irq); in amd_gpio_irq_set_wake()
467 dev_err(&gpio_dev->pdev->dev, "failed to %s wake-up interrupt\n", in amd_gpio_irq_set_wake()
478 struct amd_gpio *gpio_dev = gpiochip_get_data(gc); in amd_gpio_irq_eoi() local
480 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_irq_eoi()
481 reg = readl(gpio_dev->base + WAKE_INT_MASTER_REG); in amd_gpio_irq_eoi()
483 writel(reg, gpio_dev->base + WAKE_INT_MASTER_REG); in amd_gpio_irq_eoi()
484 raw_spin_unlock_irqrestore(&gpio_dev->lock, flags); in amd_gpio_irq_eoi()
493 struct amd_gpio *gpio_dev = gpiochip_get_data(gc); in amd_gpio_irq_set_type() local
495 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_irq_set_type()
496 pin_reg = readl(gpio_dev->base + (d->hwirq)*4); in amd_gpio_irq_set_type()
538 dev_err(&gpio_dev->pdev->dev, "Invalid type value\n"); in amd_gpio_irq_set_type()
562 writel(pin_reg_irq_en, gpio_dev->base + (d->hwirq)*4); in amd_gpio_irq_set_type()
563 while ((readl(gpio_dev->base + (d->hwirq)*4) & mask) != mask) in amd_gpio_irq_set_type()
565 writel(pin_reg, gpio_dev->base + (d->hwirq)*4); in amd_gpio_irq_set_type()
566 raw_spin_unlock_irqrestore(&gpio_dev->lock, flags); in amd_gpio_irq_set_type()
603 struct amd_gpio *gpio_dev = dev_id; in do_amd_gpio_irq_handler() local
604 struct gpio_chip *gc = &gpio_dev->gc; in do_amd_gpio_irq_handler()
613 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in do_amd_gpio_irq_handler()
614 status = readl(gpio_dev->base + WAKE_INT_STATUS_REG1); in do_amd_gpio_irq_handler()
616 status |= readl(gpio_dev->base + WAKE_INT_STATUS_REG0); in do_amd_gpio_irq_handler()
617 raw_spin_unlock_irqrestore(&gpio_dev->lock, flags); in do_amd_gpio_irq_handler()
621 regs = gpio_dev->base; in do_amd_gpio_irq_handler()
632 dev_dbg(&gpio_dev->pdev->dev, in do_amd_gpio_irq_handler()
651 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in do_amd_gpio_irq_handler()
655 dev_dbg(&gpio_dev->pdev->dev, in do_amd_gpio_irq_handler()
660 raw_spin_unlock_irqrestore(&gpio_dev->lock, flags); in do_amd_gpio_irq_handler()
669 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in do_amd_gpio_irq_handler()
670 regval = readl(gpio_dev->base + WAKE_INT_MASTER_REG); in do_amd_gpio_irq_handler()
672 writel(regval, gpio_dev->base + WAKE_INT_MASTER_REG); in do_amd_gpio_irq_handler()
673 raw_spin_unlock_irqrestore(&gpio_dev->lock, flags); in do_amd_gpio_irq_handler()
690 struct amd_gpio *gpio_dev = pinctrl_dev_get_drvdata(pctldev); in amd_get_groups_count() local
692 return gpio_dev->ngroups; in amd_get_groups_count()
698 struct amd_gpio *gpio_dev = pinctrl_dev_get_drvdata(pctldev); in amd_get_group_name() local
700 return gpio_dev->groups[group].name; in amd_get_group_name()
708 struct amd_gpio *gpio_dev = pinctrl_dev_get_drvdata(pctldev); in amd_get_group_pins() local
710 *pins = gpio_dev->groups[group].pins; in amd_get_group_pins()
711 *num_pins = gpio_dev->groups[group].npins; in amd_get_group_pins()
732 struct amd_gpio *gpio_dev = pinctrl_dev_get_drvdata(pctldev); in amd_pinconf_get() local
735 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_pinconf_get()
736 pin_reg = readl(gpio_dev->base + pin*4); in amd_pinconf_get()
737 raw_spin_unlock_irqrestore(&gpio_dev->lock, flags); in amd_pinconf_get()
756 dev_err(&gpio_dev->pdev->dev, "Invalid config param %04x\n", in amd_pinconf_get()
775 struct amd_gpio *gpio_dev = pinctrl_dev_get_drvdata(pctldev); in amd_pinconf_set() local
777 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_pinconf_set()
781 pin_reg = readl(gpio_dev->base + pin*4); in amd_pinconf_set()
809 dev_err(&gpio_dev->pdev->dev, in amd_pinconf_set()
814 writel(pin_reg, gpio_dev->base + pin*4); in amd_pinconf_set()
816 raw_spin_unlock_irqrestore(&gpio_dev->lock, flags); in amd_pinconf_set()
864 static void amd_gpio_irq_init(struct amd_gpio *gpio_dev) in amd_gpio_irq_init() argument
866 struct pinctrl_desc *desc = gpio_dev->pctrl->desc; in amd_gpio_irq_init()
877 const struct pin_desc *pd = pin_desc_get(gpio_dev->pctrl, pin); in amd_gpio_irq_init()
882 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_irq_init()
884 pin_reg = readl(gpio_dev->base + i * 4); in amd_gpio_irq_init()
886 writel(pin_reg, gpio_dev->base + i * 4); in amd_gpio_irq_init()
888 raw_spin_unlock_irqrestore(&gpio_dev->lock, flags); in amd_gpio_irq_init()
893 static bool amd_gpio_should_save(struct amd_gpio *gpio_dev, unsigned int pin) in amd_gpio_should_save() argument
895 const struct pin_desc *pd = pin_desc_get(gpio_dev->pctrl, pin); in amd_gpio_should_save()
905 gpiochip_line_is_irq(&gpio_dev->gc, pin)) in amd_gpio_should_save()
913 struct amd_gpio *gpio_dev = dev_get_drvdata(dev); in amd_gpio_suspend() local
914 struct pinctrl_desc *desc = gpio_dev->pctrl->desc; in amd_gpio_suspend()
920 if (!amd_gpio_should_save(gpio_dev, pin)) in amd_gpio_suspend()
923 gpio_dev->saved_regs[i] = readl(gpio_dev->base + pin*4); in amd_gpio_suspend()
931 struct amd_gpio *gpio_dev = dev_get_drvdata(dev); in amd_gpio_resume() local
932 struct pinctrl_desc *desc = gpio_dev->pctrl->desc; in amd_gpio_resume()
938 if (!amd_gpio_should_save(gpio_dev, pin)) in amd_gpio_resume()
941 writel(gpio_dev->saved_regs[i], gpio_dev->base + pin*4); in amd_gpio_resume()
965 struct amd_gpio *gpio_dev; in amd_gpio_probe() local
968 gpio_dev = devm_kzalloc(&pdev->dev, in amd_gpio_probe()
970 if (!gpio_dev) in amd_gpio_probe()
973 raw_spin_lock_init(&gpio_dev->lock); in amd_gpio_probe()
981 gpio_dev->base = devm_ioremap(&pdev->dev, res->start, in amd_gpio_probe()
983 if (!gpio_dev->base) in amd_gpio_probe()
986 gpio_dev->irq = platform_get_irq(pdev, 0); in amd_gpio_probe()
987 if (gpio_dev->irq < 0) in amd_gpio_probe()
988 return gpio_dev->irq; in amd_gpio_probe()
991 gpio_dev->saved_regs = devm_kcalloc(&pdev->dev, amd_pinctrl_desc.npins, in amd_gpio_probe()
992 sizeof(*gpio_dev->saved_regs), in amd_gpio_probe()
994 if (!gpio_dev->saved_regs) in amd_gpio_probe()
998 gpio_dev->pdev = pdev; in amd_gpio_probe()
999 gpio_dev->gc.get_direction = amd_gpio_get_direction; in amd_gpio_probe()
1000 gpio_dev->gc.direction_input = amd_gpio_direction_input; in amd_gpio_probe()
1001 gpio_dev->gc.direction_output = amd_gpio_direction_output; in amd_gpio_probe()
1002 gpio_dev->gc.get = amd_gpio_get_value; in amd_gpio_probe()
1003 gpio_dev->gc.set = amd_gpio_set_value; in amd_gpio_probe()
1004 gpio_dev->gc.set_config = amd_gpio_set_config; in amd_gpio_probe()
1005 gpio_dev->gc.dbg_show = amd_gpio_dbg_show; in amd_gpio_probe()
1007 gpio_dev->gc.base = -1; in amd_gpio_probe()
1008 gpio_dev->gc.label = pdev->name; in amd_gpio_probe()
1009 gpio_dev->gc.owner = THIS_MODULE; in amd_gpio_probe()
1010 gpio_dev->gc.parent = &pdev->dev; in amd_gpio_probe()
1011 gpio_dev->gc.ngpio = resource_size(res) / 4; in amd_gpio_probe()
1013 gpio_dev->gc.of_node = pdev->dev.of_node; in amd_gpio_probe()
1016 gpio_dev->hwbank_num = gpio_dev->gc.ngpio / 64; in amd_gpio_probe()
1017 gpio_dev->groups = kerncz_groups; in amd_gpio_probe()
1018 gpio_dev->ngroups = ARRAY_SIZE(kerncz_groups); in amd_gpio_probe()
1021 gpio_dev->pctrl = devm_pinctrl_register(&pdev->dev, &amd_pinctrl_desc, in amd_gpio_probe()
1022 gpio_dev); in amd_gpio_probe()
1023 if (IS_ERR(gpio_dev->pctrl)) { in amd_gpio_probe()
1025 return PTR_ERR(gpio_dev->pctrl); in amd_gpio_probe()
1029 amd_gpio_irq_init(gpio_dev); in amd_gpio_probe()
1031 girq = &gpio_dev->gc.irq; in amd_gpio_probe()
1040 ret = gpiochip_add_data(&gpio_dev->gc, gpio_dev); in amd_gpio_probe()
1044 ret = gpiochip_add_pin_range(&gpio_dev->gc, dev_name(&pdev->dev), in amd_gpio_probe()
1045 0, 0, gpio_dev->gc.ngpio); in amd_gpio_probe()
1051 ret = devm_request_irq(&pdev->dev, gpio_dev->irq, amd_gpio_irq_handler, in amd_gpio_probe()
1052 IRQF_SHARED, KBUILD_MODNAME, gpio_dev); in amd_gpio_probe()
1056 platform_set_drvdata(pdev, gpio_dev); in amd_gpio_probe()
1057 acpi_register_wakeup_handler(gpio_dev->irq, amd_gpio_check_wake, gpio_dev); in amd_gpio_probe()
1063 gpiochip_remove(&gpio_dev->gc); in amd_gpio_probe()
1070 struct amd_gpio *gpio_dev; in amd_gpio_remove() local
1072 gpio_dev = platform_get_drvdata(pdev); in amd_gpio_remove()
1074 gpiochip_remove(&gpio_dev->gc); in amd_gpio_remove()
1075 acpi_unregister_wakeup_handler(amd_gpio_check_wake, gpio_dev); in amd_gpio_remove()