| /linux/drivers/gpu/drm/amd/amdgpu/ |
| A D | si_ih.c | 248 tmp = RREG32(SRBM_SOFT_RESET); in si_ih_soft_reset() 251 WREG32(SRBM_SOFT_RESET, tmp); in si_ih_soft_reset() 252 tmp = RREG32(SRBM_SOFT_RESET); in si_ih_soft_reset() 257 WREG32(SRBM_SOFT_RESET, tmp); in si_ih_soft_reset() 258 tmp = RREG32(SRBM_SOFT_RESET); in si_ih_soft_reset()
|
| A D | vce_v3_0.c | 653 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE0, 1); in vce_v3_0_check_soft_reset() 654 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE1, 1); in vce_v3_0_check_soft_reset() 658 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE0, 1); in vce_v3_0_check_soft_reset() 659 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE1, 1); in vce_v3_0_check_soft_reset()
|
| A D | vce_v4_0.c | 749 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE0, 1); 750 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE1, 1); 754 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE0, 1); 755 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE1, 1);
|
| A D | sdma_v3_0.c | 1284 if (REG_GET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_SDMA) || in sdma_v3_0_pre_soft_reset() 1285 REG_GET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_SDMA1)) { in sdma_v3_0_pre_soft_reset() 1303 if (REG_GET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_SDMA) || in sdma_v3_0_post_soft_reset() 1304 REG_GET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_SDMA1)) { in sdma_v3_0_post_soft_reset()
|
| A D | iceland_ih.c | 378 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, in iceland_ih_soft_reset()
|
| A D | cz_ih.c | 379 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, in cz_ih_soft_reset()
|
| A D | gmc_v6_0.c | 996 SRBM_SOFT_RESET, SOFT_RESET_VMC, 1); in gmc_v6_0_soft_reset() 1002 SRBM_SOFT_RESET, SOFT_RESET_MC, 1); in gmc_v6_0_soft_reset()
|
| A D | tonga_ih.c | 390 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, in tonga_ih_check_soft_reset()
|
| A D | vce_v2_0.c | 541 WREG32_FIELD(SRBM_SOFT_RESET, SOFT_RESET_VCE, 1); in vce_v2_0_soft_reset()
|
| A D | gmc_v7_0.c | 1192 SRBM_SOFT_RESET, SOFT_RESET_VMC, 1); in gmc_v7_0_soft_reset() 1198 SRBM_SOFT_RESET, SOFT_RESET_MC, 1); in gmc_v7_0_soft_reset()
|
| A D | uvd_v6_0.c | 757 WREG32_FIELD(SRBM_SOFT_RESET, SOFT_RESET_UVD, 0); in uvd_v6_0_start() 1171 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_UVD, 1); in uvd_v6_0_check_soft_reset()
|
| A D | gmc_v8_0.c | 1317 SRBM_SOFT_RESET, SOFT_RESET_VMC, 1); in gmc_v8_0_check_soft_reset() 1323 SRBM_SOFT_RESET, SOFT_RESET_MC, 1); in gmc_v8_0_check_soft_reset()
|
| A D | sid.h | 343 #define SRBM_SOFT_RESET 0x398 macro
|
| A D | gfx_v8_0.c | 4990 SRBM_SOFT_RESET, SOFT_RESET_GRBM, 1); in gfx_v8_0_check_soft_reset() 5008 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, in gfx_v8_0_check_soft_reset() 5016 SRBM_SOFT_RESET, SOFT_RESET_GRBM, 1); in gfx_v8_0_check_soft_reset() 5019 SRBM_SOFT_RESET, SOFT_RESET_SEM, 1); in gfx_v8_0_check_soft_reset()
|
| A D | uvd_v7_0.c | 1491 SRBM_SOFT_RESET, SOFT_RESET_UVD, 1);
|
| /linux/drivers/gpu/drm/radeon/ |
| A D | cik_sdma.c | 276 WREG32(SRBM_SOFT_RESET, SOFT_RESET_SDMA | SOFT_RESET_SDMA1); in cik_sdma_gfx_stop() 277 (void)RREG32(SRBM_SOFT_RESET); in cik_sdma_gfx_stop() 279 WREG32(SRBM_SOFT_RESET, 0); in cik_sdma_gfx_stop() 280 (void)RREG32(SRBM_SOFT_RESET); in cik_sdma_gfx_stop()
|
| A D | r600.c | 1798 tmp = RREG32(SRBM_SOFT_RESET); in r600_gpu_soft_reset() 1801 WREG32(SRBM_SOFT_RESET, tmp); in r600_gpu_soft_reset() 1802 tmp = RREG32(SRBM_SOFT_RESET); in r600_gpu_soft_reset() 1807 WREG32(SRBM_SOFT_RESET, tmp); in r600_gpu_soft_reset() 1808 tmp = RREG32(SRBM_SOFT_RESET); in r600_gpu_soft_reset() 1869 WREG32(SRBM_SOFT_RESET, tmp); in r600_gpu_pci_config_reset() 1871 WREG32(SRBM_SOFT_RESET, 0); in r600_gpu_pci_config_reset() 3536 WREG32(SRBM_SOFT_RESET, SOFT_RESET_RLC); in r600_rlc_stop() 3537 RREG32(SRBM_SOFT_RESET); in r600_rlc_stop() 3539 WREG32(SRBM_SOFT_RESET, 0); in r600_rlc_stop() [all …]
|
| A D | ni.c | 1921 tmp = RREG32(SRBM_SOFT_RESET); in cayman_gpu_soft_reset() 1924 WREG32(SRBM_SOFT_RESET, tmp); in cayman_gpu_soft_reset() 1925 tmp = RREG32(SRBM_SOFT_RESET); in cayman_gpu_soft_reset() 1930 WREG32(SRBM_SOFT_RESET, tmp); in cayman_gpu_soft_reset() 1931 tmp = RREG32(SRBM_SOFT_RESET); in cayman_gpu_soft_reset()
|
| A D | uvd_v1_0.c | 291 WREG32_P(SRBM_SOFT_RESET, 0, ~SOFT_RESET_UVD); in uvd_v1_0_start()
|
| A D | evergreen.c | 3988 tmp = RREG32(SRBM_SOFT_RESET); in evergreen_gpu_soft_reset() 3991 WREG32(SRBM_SOFT_RESET, tmp); in evergreen_gpu_soft_reset() 3992 tmp = RREG32(SRBM_SOFT_RESET); in evergreen_gpu_soft_reset() 3997 WREG32(SRBM_SOFT_RESET, tmp); in evergreen_gpu_soft_reset() 3998 tmp = RREG32(SRBM_SOFT_RESET); in evergreen_gpu_soft_reset()
|
| A D | nid.h | 74 #define SRBM_SOFT_RESET 0x0E60 macro
|
| A D | si.c | 3960 tmp = RREG32(SRBM_SOFT_RESET); in si_gpu_soft_reset() 3963 WREG32(SRBM_SOFT_RESET, tmp); in si_gpu_soft_reset() 3964 tmp = RREG32(SRBM_SOFT_RESET); in si_gpu_soft_reset() 3969 WREG32(SRBM_SOFT_RESET, tmp); in si_gpu_soft_reset() 3970 tmp = RREG32(SRBM_SOFT_RESET); in si_gpu_soft_reset()
|
| A D | sid.h | 342 #define SRBM_SOFT_RESET 0x0E60 macro
|
| A D | cikd.h | 465 #define SRBM_SOFT_RESET 0xE60 macro
|
| A D | cik.c | 5023 tmp = RREG32(SRBM_SOFT_RESET); in cik_gpu_soft_reset() 5026 WREG32(SRBM_SOFT_RESET, tmp); in cik_gpu_soft_reset() 5027 tmp = RREG32(SRBM_SOFT_RESET); in cik_gpu_soft_reset() 5032 WREG32(SRBM_SOFT_RESET, tmp); in cik_gpu_soft_reset() 5033 tmp = RREG32(SRBM_SOFT_RESET); in cik_gpu_soft_reset()
|