Home
last modified time | relevance | path

Searched refs:MDP_SSPP_TOP0_INTR (Results 1 – 23 of 23) sorted by relevance

/linux/drivers/gpu/drm/msm/disp/dpu1/catalog/
A Ddpu_9_2_x1e80100.h217 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 8),
224 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 9),
231 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 10),
238 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 11),
337 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 25),
346 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 27),
356 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 29),
366 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 31),
375 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 21),
384 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 23),
[all …]
A Ddpu_8_0_sc8280xp.h222 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 8),
229 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 9),
236 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 10),
243 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 11),
323 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 25),
332 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 27),
342 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 29),
352 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 31),
361 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 21),
370 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 23),
[all …]
A Ddpu_3_2_sdm660.h146 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 8),
147 .intr_rdptr = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 12),
153 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 9),
154 .intr_rdptr = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 13),
160 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 10),
161 .intr_rdptr = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 14),
167 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 11),
168 .intr_rdptr = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 15),
204 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 25),
213 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 27),
[all …]
A Ddpu_3_0_msm8998.h187 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 8),
188 .intr_rdptr = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 12),
194 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 9),
195 .intr_rdptr = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 13),
201 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 10),
202 .intr_rdptr = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 14),
208 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 11),
209 .intr_rdptr = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 15),
245 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 25),
253 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 27),
[all …]
A Ddpu_4_0_sdm845.h211 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 8),
212 .intr_rdptr = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 12),
218 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 9),
219 .intr_rdptr = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 13),
225 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 10),
226 .intr_rdptr = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 14),
232 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 11),
233 .intr_rdptr = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 15),
261 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 25),
269 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 27),
[all …]
A Ddpu_5_1_sc8180x.h221 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 8),
228 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 9),
235 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 10),
242 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 11),
312 .intr_wb_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 4),
325 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 25),
334 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 27),
344 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 29),
356 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 31),
365 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 21),
[all …]
A Ddpu_7_2_sc7280.h132 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 8),
139 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 9),
146 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 10),
153 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 11),
178 .intr_wb_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 4),
190 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 24),
191 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 25),
199 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26),
200 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 27),
209 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 22),
[all …]
A Ddpu_5_2_sm7150.h170 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 8),
177 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 9),
184 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 10),
191 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 11),
225 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 24),
226 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 25),
234 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26),
235 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 27),
245 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 29),
255 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 31),
[all …]
A Ddpu_5_0_sm8150.h222 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 8),
229 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 9),
236 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 10),
243 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 11),
305 .intr_wb_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 4),
317 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 24),
318 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 25),
326 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26),
327 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 27),
337 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 29),
[all …]
A Ddpu_6_0_sm8250.h220 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 8),
227 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 9),
234 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 10),
241 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 11),
300 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 24),
301 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 25),
309 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26),
310 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 27),
320 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 29),
330 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 31),
[all …]
A Ddpu_7_0_sm8350.h220 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 8),
227 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 9),
234 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 10),
241 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 11),
312 .intr_wb_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 4),
324 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 24),
325 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 25),
333 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26),
334 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 27),
344 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 29),
[all …]
A Ddpu_9_0_sm8550.h217 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 8),
224 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 9),
231 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 10),
238 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 11),
323 .intr_wb_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 4),
335 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 24),
336 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 25),
344 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26),
345 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 27),
355 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 29),
[all …]
A Ddpu_3_3_sdm630.h120 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 8),
121 .intr_rdptr = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 12),
127 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 10),
128 .intr_rdptr = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 14),
148 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 24),
149 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 25),
157 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26),
158 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 27),
A Ddpu_10_0_sm8650.h218 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 8),
225 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 9),
232 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 10),
239 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 11),
349 .intr_wb_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 4),
361 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 24),
362 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 25),
370 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26),
371 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 27),
381 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 29),
[all …]
A Ddpu_8_1_sm8450.h223 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 8),
230 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 9),
237 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 10),
244 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 11),
330 .intr_wb_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 4),
342 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 24),
343 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 25),
351 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26),
352 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 27),
362 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 29),
[all …]
A Ddpu_5_4_sm6125.h132 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 8),
139 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 9),
154 .intr_wb_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 4),
166 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 24),
167 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 25),
175 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26),
176 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 27),
A Ddpu_6_2_sc7180.h121 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 8),
128 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 9),
140 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 24),
141 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 25),
149 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26),
150 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 27),
166 .intr_wb_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 4),
A Ddpu_6_4_sm6350.h130 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 8),
137 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 9),
160 .intr_wb_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 4),
172 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 24),
173 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 25),
181 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26),
182 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 27),
A Ddpu_6_3_sm6115.h84 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 8),
96 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26),
97 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 27),
A Ddpu_6_5_qcm2290.h84 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 8),
96 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26),
97 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 27),
A Ddpu_6_9_sm6375.h86 .intr_done = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 8),
106 .intr_underrun = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 26),
107 .intr_vsync = DPU_IRQ_IDX(MDP_SSPP_TOP0_INTR, 27),
/linux/drivers/gpu/drm/msm/disp/dpu1/
A Ddpu_hw_interrupts.h17 MDP_SSPP_TOP0_INTR, enumerator
A Ddpu_hw_interrupts.c59 [MDP_SSPP_TOP0_INTR] = {
130 [MDP_SSPP_TOP0_INTR] = {
500 intr->irq_mask = BIT(MDP_SSPP_TOP0_INTR) | in dpu_hw_intr_init()

Completed in 33 milliseconds