Home
last modified time | relevance | path

Searched refs:SOC15_REG_ENTRY_STR (Results 1 – 20 of 20) sorted by relevance

/linux/drivers/gpu/drm/amd/amdgpu/
A Dsdma_v7_0.c61 SOC15_REG_ENTRY_STR(GC, 0, regSDMA0_STATUS_REG),
62 SOC15_REG_ENTRY_STR(GC, 0, regSDMA0_STATUS1_REG),
63 SOC15_REG_ENTRY_STR(GC, 0, regSDMA0_STATUS2_REG),
64 SOC15_REG_ENTRY_STR(GC, 0, regSDMA0_STATUS3_REG),
65 SOC15_REG_ENTRY_STR(GC, 0, regSDMA0_STATUS4_REG),
66 SOC15_REG_ENTRY_STR(GC, 0, regSDMA0_STATUS5_REG),
67 SOC15_REG_ENTRY_STR(GC, 0, regSDMA0_STATUS6_REG),
68 SOC15_REG_ENTRY_STR(GC, 0, regSDMA0_UCODE_REV),
112 SOC15_REG_ENTRY_STR(GC, 0, regSDMA0_INT_STATUS),
113 SOC15_REG_ENTRY_STR(GC, 0, regSDMA0_VM_CNTL),
[all …]
A Dsdma_v6_0.c61 SOC15_REG_ENTRY_STR(GC, 0, regSDMA0_STATUS_REG),
62 SOC15_REG_ENTRY_STR(GC, 0, regSDMA0_STATUS1_REG),
63 SOC15_REG_ENTRY_STR(GC, 0, regSDMA0_STATUS2_REG),
64 SOC15_REG_ENTRY_STR(GC, 0, regSDMA0_STATUS3_REG),
65 SOC15_REG_ENTRY_STR(GC, 0, regSDMA0_STATUS4_REG),
66 SOC15_REG_ENTRY_STR(GC, 0, regSDMA0_STATUS5_REG),
67 SOC15_REG_ENTRY_STR(GC, 0, regSDMA0_STATUS6_REG),
70 SOC15_REG_ENTRY_STR(GC, 0, regSDMA0_RB_RPTR_FETCH),
112 SOC15_REG_ENTRY_STR(GC, 0, regSDMA0_INT_STATUS),
113 SOC15_REG_ENTRY_STR(GC, 0, regGRBM_STATUS2),
[all …]
A Dsdma_v5_2.c64 SOC15_REG_ENTRY_STR(GC, 0, mmSDMA0_STATUS_REG),
65 SOC15_REG_ENTRY_STR(GC, 0, mmSDMA0_STATUS1_REG),
66 SOC15_REG_ENTRY_STR(GC, 0, mmSDMA0_STATUS2_REG),
67 SOC15_REG_ENTRY_STR(GC, 0, mmSDMA0_STATUS3_REG),
77 SOC15_REG_ENTRY_STR(GC, 0, mmSDMA0_GFX_RB_CNTL),
78 SOC15_REG_ENTRY_STR(GC, 0, mmSDMA0_GFX_RB_RPTR),
80 SOC15_REG_ENTRY_STR(GC, 0, mmSDMA0_GFX_RB_WPTR),
85 SOC15_REG_ENTRY_STR(GC, 0, mmSDMA0_GFX_IB_CNTL),
107 SOC15_REG_ENTRY_STR(GC, 0, mmSDMA0_INT_STATUS),
108 SOC15_REG_ENTRY_STR(GC, 0, mmSDMA0_VM_CNTL),
[all …]
A Dsdma_v5_0.c63 SOC15_REG_ENTRY_STR(GC, 0, mmSDMA0_STATUS_REG),
64 SOC15_REG_ENTRY_STR(GC, 0, mmSDMA0_STATUS1_REG),
65 SOC15_REG_ENTRY_STR(GC, 0, mmSDMA0_STATUS2_REG),
66 SOC15_REG_ENTRY_STR(GC, 0, mmSDMA0_STATUS3_REG),
76 SOC15_REG_ENTRY_STR(GC, 0, mmSDMA0_GFX_RB_CNTL),
77 SOC15_REG_ENTRY_STR(GC, 0, mmSDMA0_GFX_RB_RPTR),
79 SOC15_REG_ENTRY_STR(GC, 0, mmSDMA0_GFX_RB_WPTR),
84 SOC15_REG_ENTRY_STR(GC, 0, mmSDMA0_GFX_IB_CNTL),
106 SOC15_REG_ENTRY_STR(GC, 0, mmSDMA0_INT_STATUS),
107 SOC15_REG_ENTRY_STR(GC, 0, mmSDMA0_VM_CNTL),
[all …]
A Dvcn_v5_0_0.c42 SOC15_REG_ENTRY_STR(VCN, 0, regUVD_STATUS),
56 SOC15_REG_ENTRY_STR(VCN, 0, regUVD_RB_RPTR),
57 SOC15_REG_ENTRY_STR(VCN, 0, regUVD_RB_WPTR),
58 SOC15_REG_ENTRY_STR(VCN, 0, regUVD_RB_RPTR2),
59 SOC15_REG_ENTRY_STR(VCN, 0, regUVD_RB_WPTR2),
60 SOC15_REG_ENTRY_STR(VCN, 0, regUVD_RB_RPTR3),
61 SOC15_REG_ENTRY_STR(VCN, 0, regUVD_RB_WPTR3),
62 SOC15_REG_ENTRY_STR(VCN, 0, regUVD_RB_RPTR4),
63 SOC15_REG_ENTRY_STR(VCN, 0, regUVD_RB_WPTR4),
64 SOC15_REG_ENTRY_STR(VCN, 0, regUVD_RB_SIZE),
[all …]
A Dgfx_v12_0.c67 SOC15_REG_ENTRY_STR(GC, 0, regGRBM_STATUS),
68 SOC15_REG_ENTRY_STR(GC, 0, regGRBM_STATUS2),
83 SOC15_REG_ENTRY_STR(GC, 0, regCP_RB_BASE),
84 SOC15_REG_ENTRY_STR(GC, 0, regCP_RB_RPTR),
85 SOC15_REG_ENTRY_STR(GC, 0, regCP_RB_WPTR),
86 SOC15_REG_ENTRY_STR(GC, 0, regCP_RB0_BASE),
87 SOC15_REG_ENTRY_STR(GC, 0, regCP_RB0_RPTR),
88 SOC15_REG_ENTRY_STR(GC, 0, regCP_RB0_WPTR),
104 SOC15_REG_ENTRY_STR(GC, 0, regSQC_CACHES),
105 SOC15_REG_ENTRY_STR(GC, 0, regSQG_STATUS),
[all …]
A Dvcn_v4_0_5.c57 SOC15_REG_ENTRY_STR(VCN, 0, regUVD_STATUS),
71 SOC15_REG_ENTRY_STR(VCN, 0, regUVD_RB_RPTR),
72 SOC15_REG_ENTRY_STR(VCN, 0, regUVD_RB_WPTR),
73 SOC15_REG_ENTRY_STR(VCN, 0, regUVD_RB_RPTR2),
74 SOC15_REG_ENTRY_STR(VCN, 0, regUVD_RB_WPTR2),
75 SOC15_REG_ENTRY_STR(VCN, 0, regUVD_RB_RPTR3),
76 SOC15_REG_ENTRY_STR(VCN, 0, regUVD_RB_WPTR3),
77 SOC15_REG_ENTRY_STR(VCN, 0, regUVD_RB_RPTR4),
78 SOC15_REG_ENTRY_STR(VCN, 0, regUVD_RB_WPTR4),
79 SOC15_REG_ENTRY_STR(VCN, 0, regUVD_RB_SIZE),
[all …]
A Dsdma_v4_4_2.c50 SOC15_REG_ENTRY_STR(GC, 0, regSDMA_STATUS_REG),
51 SOC15_REG_ENTRY_STR(GC, 0, regSDMA_STATUS1_REG),
52 SOC15_REG_ENTRY_STR(GC, 0, regSDMA_STATUS2_REG),
53 SOC15_REG_ENTRY_STR(GC, 0, regSDMA_STATUS3_REG),
63 SOC15_REG_ENTRY_STR(GC, 0, regSDMA_GFX_RB_CNTL),
64 SOC15_REG_ENTRY_STR(GC, 0, regSDMA_GFX_RB_RPTR),
66 SOC15_REG_ENTRY_STR(GC, 0, regSDMA_GFX_RB_WPTR),
71 SOC15_REG_ENTRY_STR(GC, 0, regSDMA_GFX_IB_CNTL),
72 SOC15_REG_ENTRY_STR(GC, 0, regSDMA_GFX_IB_RPTR),
75 SOC15_REG_ENTRY_STR(GC, 0, regSDMA_PAGE_RB_CNTL),
[all …]
A Dsdma_v4_0.c76 SOC15_REG_ENTRY_STR(GC, 0, mmSDMA0_STATUS_REG),
77 SOC15_REG_ENTRY_STR(GC, 0, mmSDMA0_STATUS1_REG),
78 SOC15_REG_ENTRY_STR(GC, 0, mmSDMA0_STATUS2_REG),
79 SOC15_REG_ENTRY_STR(GC, 0, mmSDMA0_STATUS3_REG),
89 SOC15_REG_ENTRY_STR(GC, 0, mmSDMA0_GFX_RB_CNTL),
90 SOC15_REG_ENTRY_STR(GC, 0, mmSDMA0_GFX_RB_RPTR),
92 SOC15_REG_ENTRY_STR(GC, 0, mmSDMA0_GFX_RB_WPTR),
97 SOC15_REG_ENTRY_STR(GC, 0, mmSDMA0_GFX_IB_CNTL),
98 SOC15_REG_ENTRY_STR(GC, 0, mmSDMA0_GFX_IB_RPTR),
101 SOC15_REG_ENTRY_STR(GC, 0, mmSDMA0_PAGE_RB_CNTL),
[all …]
A Dvcn_v4_0_3.c50 SOC15_REG_ENTRY_STR(VCN, 0, regUVD_STATUS),
64 SOC15_REG_ENTRY_STR(VCN, 0, regUVD_RB_RPTR),
65 SOC15_REG_ENTRY_STR(VCN, 0, regUVD_RB_WPTR),
66 SOC15_REG_ENTRY_STR(VCN, 0, regUVD_RB_RPTR2),
67 SOC15_REG_ENTRY_STR(VCN, 0, regUVD_RB_WPTR2),
68 SOC15_REG_ENTRY_STR(VCN, 0, regUVD_RB_RPTR3),
69 SOC15_REG_ENTRY_STR(VCN, 0, regUVD_RB_WPTR3),
70 SOC15_REG_ENTRY_STR(VCN, 0, regUVD_RB_RPTR4),
71 SOC15_REG_ENTRY_STR(VCN, 0, regUVD_RB_WPTR4),
72 SOC15_REG_ENTRY_STR(VCN, 0, regUVD_RB_SIZE),
[all …]
A Dgfx_v11_0.c102 SOC15_REG_ENTRY_STR(GC, 0, regGRBM_STATUS),
118 SOC15_REG_ENTRY_STR(GC, 0, regCP_RB_BASE),
119 SOC15_REG_ENTRY_STR(GC, 0, regCP_RB_RPTR),
120 SOC15_REG_ENTRY_STR(GC, 0, regCP_RB_WPTR),
121 SOC15_REG_ENTRY_STR(GC, 0, regCP_RB0_BASE),
122 SOC15_REG_ENTRY_STR(GC, 0, regCP_RB0_RPTR),
123 SOC15_REG_ENTRY_STR(GC, 0, regCP_RB0_WPTR),
124 SOC15_REG_ENTRY_STR(GC, 0, regCP_RB1_BASE),
145 SOC15_REG_ENTRY_STR(GC, 0, regSQC_CACHES),
146 SOC15_REG_ENTRY_STR(GC, 0, regSQG_STATUS),
[all …]
A Dgfx_v9_0.c154 SOC15_REG_ENTRY_STR(GC, 0, mmGRBM_STATUS),
165 SOC15_REG_ENTRY_STR(GC, 0, mmCP_RB_BASE),
166 SOC15_REG_ENTRY_STR(GC, 0, mmCP_RB_RPTR),
167 SOC15_REG_ENTRY_STR(GC, 0, mmCP_RB_WPTR),
168 SOC15_REG_ENTRY_STR(GC, 0, mmCP_RB0_BASE),
169 SOC15_REG_ENTRY_STR(GC, 0, mmCP_RB0_RPTR),
170 SOC15_REG_ENTRY_STR(GC, 0, mmCP_RB0_WPTR),
171 SOC15_REG_ENTRY_STR(GC, 0, mmCP_RB1_BASE),
172 SOC15_REG_ENTRY_STR(GC, 0, mmCP_RB1_RPTR),
210 SOC15_REG_ENTRY_STR(GC, 0, mmCP_DEBUG),
[all …]
A Dgfx_v9_4_3.c68 SOC15_REG_ENTRY_STR(GC, 0, regGRBM_STATUS),
69 SOC15_REG_ENTRY_STR(GC, 0, regGRBM_STATUS2),
74 SOC15_REG_ENTRY_STR(GC, 0, regCP_BUSY_STAT),
77 SOC15_REG_ENTRY_STR(GC, 0, regCP_CPF_STATUS),
78 SOC15_REG_ENTRY_STR(GC, 0, regCP_GFX_ERROR),
93 SOC15_REG_ENTRY_STR(GC, 0, regCP_DEBUG),
94 SOC15_REG_ENTRY_STR(GC, 0, regCP_MEC_CNTL),
97 SOC15_REG_ENTRY_STR(GC, 0, regCP_CPC_STATUS),
98 SOC15_REG_ENTRY_STR(GC, 0, regRLC_STAT),
106 SOC15_REG_ENTRY_STR(GC, 0, regRLC_INT_STAT),
[all …]
A Dvcn_v1_0.c50 SOC15_REG_ENTRY_STR(VCN, 0, mmUVD_STATUS),
64 SOC15_REG_ENTRY_STR(VCN, 0, mmUVD_RB_RPTR),
65 SOC15_REG_ENTRY_STR(VCN, 0, mmUVD_RB_WPTR),
66 SOC15_REG_ENTRY_STR(VCN, 0, mmUVD_RB_RPTR2),
67 SOC15_REG_ENTRY_STR(VCN, 0, mmUVD_RB_WPTR2),
68 SOC15_REG_ENTRY_STR(VCN, 0, mmUVD_RB_RPTR3),
69 SOC15_REG_ENTRY_STR(VCN, 0, mmUVD_RB_WPTR3),
70 SOC15_REG_ENTRY_STR(VCN, 0, mmUVD_RB_RPTR4),
71 SOC15_REG_ENTRY_STR(VCN, 0, mmUVD_RB_WPTR4),
72 SOC15_REG_ENTRY_STR(VCN, 0, mmUVD_RB_SIZE),
[all …]
A Dvcn_v2_0.c58 SOC15_REG_ENTRY_STR(VCN, 0, mmUVD_STATUS),
72 SOC15_REG_ENTRY_STR(VCN, 0, mmUVD_RB_RPTR),
73 SOC15_REG_ENTRY_STR(VCN, 0, mmUVD_RB_WPTR),
74 SOC15_REG_ENTRY_STR(VCN, 0, mmUVD_RB_RPTR2),
75 SOC15_REG_ENTRY_STR(VCN, 0, mmUVD_RB_WPTR2),
76 SOC15_REG_ENTRY_STR(VCN, 0, mmUVD_RB_RPTR3),
77 SOC15_REG_ENTRY_STR(VCN, 0, mmUVD_RB_WPTR3),
78 SOC15_REG_ENTRY_STR(VCN, 0, mmUVD_RB_RPTR4),
79 SOC15_REG_ENTRY_STR(VCN, 0, mmUVD_RB_WPTR4),
80 SOC15_REG_ENTRY_STR(VCN, 0, mmUVD_RB_SIZE),
[all …]
A Dvcn_v4_0.c57 SOC15_REG_ENTRY_STR(VCN, 0, regUVD_STATUS),
71 SOC15_REG_ENTRY_STR(VCN, 0, regUVD_RB_RPTR),
72 SOC15_REG_ENTRY_STR(VCN, 0, regUVD_RB_WPTR),
73 SOC15_REG_ENTRY_STR(VCN, 0, regUVD_RB_RPTR2),
74 SOC15_REG_ENTRY_STR(VCN, 0, regUVD_RB_WPTR2),
75 SOC15_REG_ENTRY_STR(VCN, 0, regUVD_RB_RPTR3),
76 SOC15_REG_ENTRY_STR(VCN, 0, regUVD_RB_WPTR3),
77 SOC15_REG_ENTRY_STR(VCN, 0, regUVD_RB_RPTR4),
78 SOC15_REG_ENTRY_STR(VCN, 0, regUVD_RB_WPTR4),
79 SOC15_REG_ENTRY_STR(VCN, 0, regUVD_RB_SIZE),
[all …]
A Dvcn_v2_5.c61 SOC15_REG_ENTRY_STR(VCN, 0, mmUVD_STATUS),
75 SOC15_REG_ENTRY_STR(VCN, 0, mmUVD_RB_RPTR),
76 SOC15_REG_ENTRY_STR(VCN, 0, mmUVD_RB_WPTR),
77 SOC15_REG_ENTRY_STR(VCN, 0, mmUVD_RB_RPTR2),
78 SOC15_REG_ENTRY_STR(VCN, 0, mmUVD_RB_WPTR2),
79 SOC15_REG_ENTRY_STR(VCN, 0, mmUVD_RB_RPTR3),
80 SOC15_REG_ENTRY_STR(VCN, 0, mmUVD_RB_WPTR3),
81 SOC15_REG_ENTRY_STR(VCN, 0, mmUVD_RB_RPTR4),
82 SOC15_REG_ENTRY_STR(VCN, 0, mmUVD_RB_WPTR4),
83 SOC15_REG_ENTRY_STR(VCN, 0, mmUVD_RB_SIZE),
[all …]
A Dgfx_v10_0.c280 SOC15_REG_ENTRY_STR(GC, 0, mmGRBM_STATUS),
295 SOC15_REG_ENTRY_STR(GC, 0, mmCP_RB_BASE),
296 SOC15_REG_ENTRY_STR(GC, 0, mmCP_RB_RPTR),
297 SOC15_REG_ENTRY_STR(GC, 0, mmCP_RB_WPTR),
298 SOC15_REG_ENTRY_STR(GC, 0, mmCP_RB0_BASE),
299 SOC15_REG_ENTRY_STR(GC, 0, mmCP_RB0_RPTR),
300 SOC15_REG_ENTRY_STR(GC, 0, mmCP_RB0_WPTR),
301 SOC15_REG_ENTRY_STR(GC, 0, mmCP_RB1_BASE),
302 SOC15_REG_ENTRY_STR(GC, 0, mmCP_RB1_RPTR),
340 SOC15_REG_ENTRY_STR(GC, 0, mmCP_DEBUG),
[all …]
A Dvcn_v3_0.c65 SOC15_REG_ENTRY_STR(VCN, 0, mmUVD_STATUS),
79 SOC15_REG_ENTRY_STR(VCN, 0, mmUVD_RB_RPTR),
80 SOC15_REG_ENTRY_STR(VCN, 0, mmUVD_RB_WPTR),
81 SOC15_REG_ENTRY_STR(VCN, 0, mmUVD_RB_RPTR2),
82 SOC15_REG_ENTRY_STR(VCN, 0, mmUVD_RB_WPTR2),
83 SOC15_REG_ENTRY_STR(VCN, 0, mmUVD_RB_RPTR3),
84 SOC15_REG_ENTRY_STR(VCN, 0, mmUVD_RB_WPTR3),
85 SOC15_REG_ENTRY_STR(VCN, 0, mmUVD_RB_RPTR4),
86 SOC15_REG_ENTRY_STR(VCN, 0, mmUVD_RB_WPTR4),
87 SOC15_REG_ENTRY_STR(VCN, 0, mmUVD_RB_SIZE),
[all …]
A Dsoc15.h91 #define SOC15_REG_ENTRY_STR(ip, inst, reg) \ macro

Completed in 132 milliseconds