Lines Matching refs:rt_uint8_t

17 struct dw_pcie_ep_func *dw_pcie_ep_get_func_from_ep(struct dw_pcie_ep *ep, rt_uint8_t func_no)  in dw_pcie_ep_get_func_from_ep()
32 static rt_uint8_t dw_pcie_ep_func_select(struct dw_pcie_ep *ep, rt_uint8_t func_no) in dw_pcie_ep_func_select()
34 rt_uint8_t func_offset = 0; in dw_pcie_ep_func_select()
44 static void __dw_pcie_ep_reset_bar(struct dw_pcie *pci, rt_uint8_t func_no, in __dw_pcie_ep_reset_bar()
48 rt_uint8_t func_offset = 0; in __dw_pcie_ep_reset_bar()
70 rt_uint8_t func_no, funcs = pci->endpoint.epc->max_functions; in dw_pcie_ep_reset_bar()
78 static rt_uint8_t __dw_pcie_ep_find_next_cap(struct dw_pcie_ep *ep, rt_uint8_t func_no, in __dw_pcie_ep_find_next_cap()
79 rt_uint8_t cap_ptr, rt_uint8_t cap) in __dw_pcie_ep_find_next_cap()
82 rt_uint8_t func_offset = 0, cap_id, next_cap_ptr; in __dw_pcie_ep_find_next_cap()
108 static rt_uint8_t dw_pcie_ep_find_capability(struct dw_pcie_ep *ep, rt_uint8_t func_no, in dw_pcie_ep_find_capability()
109 rt_uint8_t cap) in dw_pcie_ep_find_capability()
112 rt_uint8_t func_offset = 0, next_cap_ptr; in dw_pcie_ep_find_capability()
122 rt_err_t dw_pcie_ep_inbound_atu(struct dw_pcie_ep *ep, rt_uint8_t func_no, in dw_pcie_ep_inbound_atu()
149 rt_err_t dw_pcie_ep_outbound_atu(struct dw_pcie_ep *ep, rt_uint8_t func_no, in dw_pcie_ep_outbound_atu()
171 static rt_err_t dw_pcie_ep_write_header(struct rt_pci_ep *epc, rt_uint8_t func_no, in dw_pcie_ep_write_header()
174 rt_uint8_t func_offset = 0; in dw_pcie_ep_write_header()
197 static rt_err_t dw_pcie_ep_clear_bar(struct rt_pci_ep *epc, rt_uint8_t func_no, in dw_pcie_ep_clear_bar()
214 static rt_err_t dw_pcie_ep_set_bar(struct rt_pci_ep *epc, rt_uint8_t func_no, in dw_pcie_ep_set_bar()
219 rt_uint8_t func_offset = 0; in dw_pcie_ep_set_bar()
279 static rt_err_t dw_pcie_ep_unmap_addr(struct rt_pci_ep *epc, rt_uint8_t func_no, in dw_pcie_ep_unmap_addr()
298 static rt_err_t dw_pcie_ep_map_addr(struct rt_pci_ep *epc, rt_uint8_t func_no, in dw_pcie_ep_map_addr()
314 static rt_err_t dw_pcie_ep_set_msi(struct rt_pci_ep *epc, rt_uint8_t func_no, in dw_pcie_ep_set_msi()
318 rt_uint8_t func_offset = 0; in dw_pcie_ep_set_msi()
343 static rt_err_t dw_pcie_ep_get_msi(struct rt_pci_ep *epc, rt_uint8_t func_no, in dw_pcie_ep_get_msi()
347 rt_uint8_t func_offset = 0; in dw_pcie_ep_get_msi()
372 static rt_err_t dw_pcie_ep_set_msix(struct rt_pci_ep *epc, rt_uint8_t func_no, in dw_pcie_ep_set_msix()
376 rt_uint8_t func_offset = 0; in dw_pcie_ep_set_msix()
410 static rt_err_t dw_pcie_ep_get_msix(struct rt_pci_ep *epc, rt_uint8_t func_no, in dw_pcie_ep_get_msix()
414 rt_uint8_t func_offset = 0; in dw_pcie_ep_get_msix()
439 static rt_err_t dw_pcie_ep_raise_irq(struct rt_pci_ep *epc, rt_uint8_t func_no, in dw_pcie_ep_raise_irq()
494 rt_err_t dw_pcie_ep_raise_legacy_irq(struct dw_pcie_ep *ep, rt_uint8_t func_no) in dw_pcie_ep_raise_legacy_irq()
501 rt_err_t dw_pcie_ep_raise_msi_irq(struct dw_pcie_ep *ep, rt_uint8_t func_no, in dw_pcie_ep_raise_msi_irq()
506 rt_uint8_t func_offset = 0; in dw_pcie_ep_raise_msi_irq()
556 rt_err_t dw_pcie_ep_raise_msix_irq_doorbell(struct dw_pcie_ep *ep, rt_uint8_t func_no, in dw_pcie_ep_raise_msix_irq_doorbell()
575 rt_err_t dw_pcie_ep_raise_msix_irq(struct dw_pcie_ep *ep, rt_uint8_t func_no, in dw_pcie_ep_raise_msix_irq()
583 rt_uint8_t func_offset = 0; in dw_pcie_ep_raise_msix_irq()
695 rt_uint8_t hdr_type; in dw_pcie_ep_init_complete()
815 for (rt_uint8_t func_no = 0; func_no < epc->max_functions; ++func_no) in dw_pcie_ep_init()