Lines Matching refs:__IOM
111 #define __IOM volatile /*! Defines 'read / write' structure member permissions */ macro
374 __IOM uint32_t ISER[1U]; /*!< Offset: 0x000 (R/W) 中断使能设置寄存器 */
376 __IOM uint32_t IWER[1U]; /*!< Offset: 0x040 (R/W) 中断低功耗唤醒设置寄存器 */
378 __IOM uint32_t ICER[1U]; /*!< Offset: 0x080 (R/W) 中断使能清除寄存器 */
380 __IOM uint32_t IWDR[1U]; /*!< Offset: 0x0c0 (R/W) 中断低功耗唤醒清除寄存器 */
382 __IOM uint32_t ISPR[1U]; /*!< Offset: 0x100 (R/W) 中断等待设置寄存器 */
384 __IOM uint32_t ISSR[1U]; /*!< Offset: 0x140 (R/W) 安全中断使能设置寄存器 */
386 __IOM uint32_t ICPR[1U]; /*!< Offset: 0x180 (R/W) 中断等待清除寄存器 */
388 __IOM uint32_t IABR[1U]; /*!< Offset: 0x200 (R/W) 中断响应状态寄存器 */
390 __IOM uint32_t IPR[8U]; /*!< Offset: 0x300 (R/W) 中断优先级设置寄存器 */
393 __IOM uint32_t IPTR; /*!< Offset: 0xB04 (R/W) 中断优先级阈值寄存器 */
410 __IOM uint32_t CTRL; /*!< Offset: 0x000 (R/W) 控制状态寄存器 */
411 __IOM uint32_t LOAD; /*!< Offset: 0x004 (R/W) 回填值寄存器 */
412 __IOM uint32_t VAL; /*!< Offset: 0x008 (R/W) 当前值寄存器 */
462 __IOM uint32_t HCR; /*!< Offset: 0x034 (R/W) */