Home
last modified time | relevance | path

Searched refs:GPIO_PORT_F (Results 1 – 11 of 11) sorted by relevance

/bsp/hc32/lckfb-hc32f4a0-lqfp100/board/
A Dboard_config.h48 #define I2C1_SDA_PORT (GPIO_PORT_F)
249 #define NAND_RE_PORT (GPIO_PORT_F) /* PF11 - EXMC_OE */
354 #define SDRAM_RAS_PORT (GPIO_PORT_F) /* PF11 - EXMC_OE */
366 #define SDRAM_ADD0_PORT (GPIO_PORT_F) /* PF00 - EXMC_ADD0 */
370 #define SDRAM_ADD1_PORT (GPIO_PORT_F) /* PF01 - EXMC_ADD1 */
374 #define SDRAM_ADD2_PORT (GPIO_PORT_F) /* PF02 - EXMC_ADD2 */
378 #define SDRAM_ADD3_PORT (GPIO_PORT_F) /* PF03 - EXMC_ADD3 */
382 #define SDRAM_ADD4_PORT (GPIO_PORT_F) /* PF04 - EXMC_ADD4 */
386 #define SDRAM_ADD5_PORT (GPIO_PORT_F) /* PF05 - EXMC_ADD5 */
535 #define PWM_TMR6_1_A_PORT (GPIO_PORT_F)
[all …]
/bsp/hc32/ev_hc32f4a0_lqfp176/board/
A Dboard_config.h48 #define I2C1_SDA_PORT (GPIO_PORT_F)
249 #define NAND_RE_PORT (GPIO_PORT_F) /* PF11 - EXMC_OE */
354 #define SDRAM_RAS_PORT (GPIO_PORT_F) /* PF11 - EXMC_OE */
366 #define SDRAM_ADD0_PORT (GPIO_PORT_F) /* PF00 - EXMC_ADD0 */
370 #define SDRAM_ADD1_PORT (GPIO_PORT_F) /* PF01 - EXMC_ADD1 */
374 #define SDRAM_ADD2_PORT (GPIO_PORT_F) /* PF02 - EXMC_ADD2 */
378 #define SDRAM_ADD3_PORT (GPIO_PORT_F) /* PF03 - EXMC_ADD3 */
382 #define SDRAM_ADD4_PORT (GPIO_PORT_F) /* PF04 - EXMC_ADD4 */
386 #define SDRAM_ADD5_PORT (GPIO_PORT_F) /* PF05 - EXMC_ADD5 */
535 #define PWM_TMR6_1_A_PORT (GPIO_PORT_F)
[all …]
/bsp/hc32/ev_hc32f4a8_lqfp176/board/
A Dboard_config.h48 #define I2C1_SDA_PORT (GPIO_PORT_F)
386 #define SDRAM_ADD0_PORT (GPIO_PORT_F) /* PF00 - EXMC_ADD0 */
390 #define SDRAM_ADD1_PORT (GPIO_PORT_F) /* PF01 - EXMC_ADD1 */
394 #define SDRAM_ADD2_PORT (GPIO_PORT_F) /* PF02 - EXMC_ADD2 */
398 #define SDRAM_ADD3_PORT (GPIO_PORT_F) /* PF03 - EXMC_ADD3 */
402 #define SDRAM_ADD4_PORT (GPIO_PORT_F) /* PF04 - EXMC_ADD4 */
406 #define SDRAM_ADD5_PORT (GPIO_PORT_F) /* PF05 - EXMC_ADD5 */
410 #define SDRAM_ADD6_PORT (GPIO_PORT_F) /* PF12 - EXMC_ADD6 */
414 #define SDRAM_ADD7_PORT (GPIO_PORT_F) /* PF13 - EXMC_ADD7 */
559 #define PWM_TMR6_1_A_PORT (GPIO_PORT_F)
[all …]
/bsp/allwinner_tina/drivers/
A Ddrv_gpio.c418 {53, GPIO_PORT_F, GPIO_PIN_5, PIN_MAGIC},
419 {54, GPIO_PORT_F, GPIO_PIN_4, PIN_MAGIC},
420 {55, GPIO_PORT_F, GPIO_PIN_3, PIN_MAGIC},
421 {56, GPIO_PORT_F, GPIO_PIN_2, PIN_MAGIC},
422 {57, GPIO_PORT_F, GPIO_PIN_1, PIN_MAGIC},
423 {58, GPIO_PORT_F, GPIO_PIN_0, PIN_MAGIC},
543 …rt_hw_interrupt_install(PIOF_INTERRUPT, gpio_irq_handler, &_g_gpio_irq_tbl[GPIO_PORT_F], "gpiof_ir… in rt_hw_gpio_init()
A Ddrv_sdio.c674 gpio_set_func(GPIO_PORT_F, pin, IO_FUN_1);
675 gpio_set_pull_mode(GPIO_PORT_F, pin, PULL_UP);
676 gpio_set_drive_level(GPIO_PORT_F, pin, DRV_LEVEL_2);
A Ddrv_gpio.h34 GPIO_PORT_F, enumerator
/bsp/allwinner/libraries/drivers/
A Ddrv_pin.h24 GPIO_PORT_F, enumerator
/bsp/hc32/ev_hc32f472_lqfp100/board/
A Dboard_config.h22 #define XTAL_PORT (GPIO_PORT_F)
38 #define USART2_RX_PORT (GPIO_PORT_F)
/bsp/ti/c28x/libraries/tms320f28379d/common/source/
A Ddevice.c220 GPIO_unlockPortConfig(GPIO_PORT_F, 0xFFFFFFFF); in Device_initGPIO()
/bsp/hc32/libraries/hc32_drivers/
A Ddrv_gpio.c35 #define PIN_MAX_NUM ((GPIO_PORT_F * 16) + (__CLZ(__RBIT(GPIO_PIN_08))) + 1)
37 #define PIN_MAX_NUM ((GPIO_PORT_F * 16) + (__CLZ(__RBIT(GPIO_PIN_03))) + 1)
/bsp/hc32/ev_hc32f334_lqfp64/board/
A Dboard_config.h21 #define XTAL_PORT (GPIO_PORT_F)

Completed in 42 milliseconds