| /bsp/acm32/acm32f4xx-nucleo/libraries/CMSIS/ |
| A D | mpu_armv8.h | 99 #define ARM_MPU_RLAR(LIMIT, IDX) \ argument 101 ((IDX << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \ 111 #define ARM_MPU_RLAR_PXN(LIMIT, PXN, IDX) \ argument 114 ((IDX << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \
|
| /bsp/rockchip/common/rk_hal/lib/CMSIS/Core/Include/ |
| A D | mpu_armv8.h | 99 #define ARM_MPU_RLAR(LIMIT, IDX) \ argument 101 (((IDX) << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \ 111 #define ARM_MPU_RLAR_PXN(LIMIT, PXN, IDX) \ argument 114 (((IDX) << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \
|
| /bsp/msp432e401y-LaunchPad/libraries/Drivers/CMSIS/Include/ |
| A D | mpu_armv8.h | 99 #define ARM_MPU_RLAR(LIMIT, IDX) \ argument 101 ((IDX << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \ 111 #define ARM_MPU_RLAR_PXN(LIMIT, PXN, IDX) \ argument 114 ((IDX << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \
|
| /bsp/tae32f5300/Libraries/CMSIS/Include/ |
| A D | mpu_armv8.h | 99 #define ARM_MPU_RLAR(LIMIT, IDX) \ argument 101 (((IDX) << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \ 111 #define ARM_MPU_RLAR_PXN(LIMIT, PXN, IDX) \ argument 114 (((IDX) << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \
|
| /bsp/synwit/libraries/SWM341_CSL/CMSIS/CoreSupport/ |
| A D | mpu_armv8.h | 99 #define ARM_MPU_RLAR(LIMIT, IDX) \ argument 101 (((IDX) << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \ 111 #define ARM_MPU_RLAR_PXN(LIMIT, PXN, IDX) \ argument 114 (((IDX) << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \
|
| /bsp/renesas/ra6m4-cpk/ra/arm/CMSIS_5/CMSIS/Core/Include/ |
| A D | mpu_armv8.h | 99 #define ARM_MPU_RLAR(LIMIT, IDX) \ argument 101 (((IDX) << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \ 111 #define ARM_MPU_RLAR_PXN(LIMIT, PXN, IDX) \ argument 114 (((IDX) << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \
|
| /bsp/renesas/ra8m1-ek/ra/arm/CMSIS_5/CMSIS/Core/Include/ |
| A D | mpu_armv8.h | 99 #define ARM_MPU_RLAR(LIMIT, IDX) \ argument 101 (((IDX) << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \ 111 #define ARM_MPU_RLAR_PXN(LIMIT, PXN, IDX) \ argument 114 (((IDX) << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \
|
| /bsp/renesas/ra6m3-hmi-board/ra/arm/CMSIS_5/CMSIS/Core/Include/ |
| A D | mpu_armv8.h | 99 #define ARM_MPU_RLAR(LIMIT, IDX) \ argument 101 (((IDX) << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \ 111 #define ARM_MPU_RLAR_PXN(LIMIT, PXN, IDX) \ argument 114 (((IDX) << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \
|
| /bsp/ht32/libraries/HT32_STD_5xxxx_FWLib/library/CMSIS/Core/Include/ |
| A D | mpu_armv8.h | 99 #define ARM_MPU_RLAR(LIMIT, IDX) \ argument 101 (((IDX) << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \ 111 #define ARM_MPU_RLAR_PXN(LIMIT, PXN, IDX) \ argument 114 (((IDX) << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \
|
| /bsp/renesas/ra8d1-vision-board/ra/arm/CMSIS_5/CMSIS/Core/Include/ |
| A D | mpu_armv8.h | 99 #define ARM_MPU_RLAR(LIMIT, IDX) \ argument 101 (((IDX) << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \ 111 #define ARM_MPU_RLAR_PXN(LIMIT, PXN, IDX) \ argument 114 (((IDX) << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \
|
| /bsp/renesas/ra6m4-iot/ra/arm/CMSIS_5/CMSIS/Core/Include/ |
| A D | mpu_armv8.h | 99 #define ARM_MPU_RLAR(LIMIT, IDX) \ argument 101 (((IDX) << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \ 111 #define ARM_MPU_RLAR_PXN(LIMIT, PXN, IDX) \ argument 114 (((IDX) << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \
|
| /bsp/renesas/ebf_qi_min_6m5/ra/arm/CMSIS_5/CMSIS/Core/Include/ |
| A D | mpu_armv8.h | 99 #define ARM_MPU_RLAR(LIMIT, IDX) \ argument 101 (((IDX) << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \ 111 #define ARM_MPU_RLAR_PXN(LIMIT, PXN, IDX) \ argument 114 (((IDX) << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \
|
| /bsp/hc32l196/Libraries/CMSIS/Include/ |
| A D | mpu_armv8.h | 99 #define ARM_MPU_RLAR(LIMIT, IDX) \ argument 101 ((IDX << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \ 111 #define ARM_MPU_RLAR_PXN(LIMIT, PXN, IDX) \ argument 114 ((IDX << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \
|
| /bsp/renesas/ra6m3-ek/ra/arm/CMSIS_5/CMSIS/Core/Include/ |
| A D | mpu_armv8.h | 99 #define ARM_MPU_RLAR(LIMIT, IDX) \ argument 101 (((IDX) << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \ 111 #define ARM_MPU_RLAR_PXN(LIMIT, PXN, IDX) \ argument 114 (((IDX) << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \
|
| /bsp/renesas/ra4m2-eco/ra/arm/CMSIS_5/CMSIS/Core/Include/ |
| A D | mpu_armv8.h | 99 #define ARM_MPU_RLAR(LIMIT, IDX) \ argument 101 (((IDX) << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \ 111 #define ARM_MPU_RLAR_PXN(LIMIT, PXN, IDX) \ argument 114 (((IDX) << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \
|
| /bsp/renesas/ra2l1-cpk/ra/arm/CMSIS_5/CMSIS/Core/Include/ |
| A D | mpu_armv8.h | 99 #define ARM_MPU_RLAR(LIMIT, IDX) \ argument 101 (((IDX) << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \ 111 #define ARM_MPU_RLAR_PXN(LIMIT, PXN, IDX) \ argument 114 (((IDX) << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \
|
| /bsp/hc32l136/Libraries/CMSIS/Include/ |
| A D | mpu_armv8.h | 99 #define ARM_MPU_RLAR(LIMIT, IDX) \ argument 101 ((IDX << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \ 111 #define ARM_MPU_RLAR_PXN(LIMIT, PXN, IDX) \ argument 114 ((IDX << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \
|
| /bsp/mm32/libraries/MM32F3270_HAL/CMSIS/Include/ |
| A D | mpu_armv8.h | 99 #define ARM_MPU_RLAR(LIMIT, IDX) \ argument 101 ((IDX << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \ 111 #define ARM_MPU_RLAR_PXN(LIMIT, PXN, IDX) \ argument 114 ((IDX << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \
|
| /bsp/nrf5x/libraries/cmsis/include/ |
| A D | mpu_armv8.h | 99 #define ARM_MPU_RLAR(LIMIT, IDX) \ argument 101 ((IDX << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \ 111 #define ARM_MPU_RLAR_PXN(LIMIT, PXN, IDX) \ argument 114 ((IDX << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \
|
| /bsp/airm2m/air32f103/libraries/CMSIS/Include/ |
| A D | mpu_armv8.h | 99 #define ARM_MPU_RLAR(LIMIT, IDX) \ argument 101 (((IDX) << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \ 111 #define ARM_MPU_RLAR_PXN(LIMIT, PXN, IDX) \ argument 114 (((IDX) << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \
|
| /bsp/renesas/ra8d1-ek/ra/arm/CMSIS_5/CMSIS/Core/Include/ |
| A D | mpu_armv8.h | 99 #define ARM_MPU_RLAR(LIMIT, IDX) \ argument 101 (((IDX) << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \ 111 #define ARM_MPU_RLAR_PXN(LIMIT, PXN, IDX) \ argument 114 (((IDX) << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \
|
| /bsp/ht32/libraries/HT32_STD_1xxxx_FWLib/library/CMSIS/Core/Include/ |
| A D | mpu_armv8.h | 99 #define ARM_MPU_RLAR(LIMIT, IDX) \ argument 101 (((IDX) << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \ 111 #define ARM_MPU_RLAR_PXN(LIMIT, PXN, IDX) \ argument 114 (((IDX) << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \
|
| /bsp/renesas/ra4e2-eco/ra/arm/CMSIS_6/CMSIS/Core/Include/m-profile/ |
| A D | armv8m_mpu.h | 159 #define ARM_MPU_RLAR(LIMIT, IDX) \ argument 161 (((IDX) << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \ 171 #define ARM_MPU_RLAR_PXN(LIMIT, PXN, IDX) \ argument 174 (((IDX) << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \
|
| /bsp/renesas/ra6e2-fpb/ra/arm/CMSIS_6/CMSIS/Core/Include/m-profile/ |
| A D | armv8m_mpu.h | 159 #define ARM_MPU_RLAR(LIMIT, IDX) \ argument 161 (((IDX) << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \ 171 #define ARM_MPU_RLAR_PXN(LIMIT, PXN, IDX) \ argument 174 (((IDX) << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \
|
| /bsp/at32/libraries/CMSIS/include/ |
| A D | mpu_armv8.h | 161 #define ARM_MPU_RLAR(LIMIT, IDX) \ argument 163 (((IDX) << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \ 173 #define ARM_MPU_RLAR_PXN(LIMIT, PXN, IDX) \ argument 176 (((IDX) << MPU_RLAR_AttrIndx_Pos) & MPU_RLAR_AttrIndx_Msk) | \
|