Home
last modified time | relevance | path

Searched refs:MUX_PA16H_GCLK_IO2 (Results 1 – 25 of 63) sorted by relevance

123

/bsp/samd21/sam_d2x_asflib/sam0/utils/cmsis/samd20/include/pio/
A Dsamd20e17.h124 #define MUX_PA16H_GCLK_IO2 7L macro
125 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
A Dsamd20e18.h124 #define MUX_PA16H_GCLK_IO2 7L macro
125 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
A Dsamd20e14.h124 #define MUX_PA16H_GCLK_IO2 7L macro
125 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
A Dsamd20e15.h124 #define MUX_PA16H_GCLK_IO2 7L macro
125 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
A Dsamd20e16.h124 #define MUX_PA16H_GCLK_IO2 7L macro
125 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
A Dsamd20g17u.h139 #define MUX_PA16H_GCLK_IO2 7L macro
140 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
A Dsamd20g18u.h139 #define MUX_PA16H_GCLK_IO2 7L macro
140 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
A Dsamd20g14.h153 #define MUX_PA16H_GCLK_IO2 7L macro
154 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
A Dsamd20g15.h153 #define MUX_PA16H_GCLK_IO2 7L macro
154 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
A Dsamd20g18.h153 #define MUX_PA16H_GCLK_IO2 7L macro
154 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
A Dsamd20g16.h153 #define MUX_PA16H_GCLK_IO2 7L macro
154 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
A Dsamd20g17.h153 #define MUX_PA16H_GCLK_IO2 7L macro
154 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
/bsp/samd21/sam_d2x_asflib/sam0/utils/cmsis/samd21/include/pio/
A Dsamd21e16l.h113 #define MUX_PA16H_GCLK_IO2 7L macro
114 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
A Dsamd21e15l.h113 #define MUX_PA16H_GCLK_IO2 7L macro
114 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
A Dsamd21e16b.h121 #define MUX_PA16H_GCLK_IO2 7L macro
122 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
A Dsamd21e16bu.h121 #define MUX_PA16H_GCLK_IO2 7L macro
122 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
A Dsamd21e15a.h124 #define MUX_PA16H_GCLK_IO2 7L macro
125 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
A Dsamd21e15b.h121 #define MUX_PA16H_GCLK_IO2 7L macro
122 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
A Dsamd21e15bu.h121 #define MUX_PA16H_GCLK_IO2 7L macro
122 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
A Dsamd21e16a.h124 #define MUX_PA16H_GCLK_IO2 7L macro
125 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
A Dsamd21e17a.h124 #define MUX_PA16H_GCLK_IO2 7L macro
125 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
A Dsamd21e18a.h124 #define MUX_PA16H_GCLK_IO2 7L macro
125 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
A Dsamd21g15a.h156 #define MUX_PA16H_GCLK_IO2 7L macro
157 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
A Dsamd21g15b.h153 #define MUX_PA16H_GCLK_IO2 7L macro
154 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)
A Dsamd21g15l.h145 #define MUX_PA16H_GCLK_IO2 7L macro
146 #define PINMUX_PA16H_GCLK_IO2 ((PIN_PA16H_GCLK_IO2 << 16) | MUX_PA16H_GCLK_IO2)

Completed in 136 milliseconds

123