Searched refs:PIO_IER (Results 1 – 7 of 7) sorted by relevance
31 #define PIO_IER 0x40 /* Interrupt Enable Register */ macro
283 at91_sys_write(pio+PIO_IER, pin); in at91_gpio_irq_umask()
3444 ((Pio *)hw)->PIO_IER = PIO_IMR_P0; in hri_pio_set_IMR_P0_bit()3468 ((Pio *)hw)->PIO_IER = PIO_IMR_P1; in hri_pio_set_IMR_P1_bit()3492 ((Pio *)hw)->PIO_IER = PIO_IMR_P2; in hri_pio_set_IMR_P2_bit()3516 ((Pio *)hw)->PIO_IER = PIO_IMR_P3; in hri_pio_set_IMR_P3_bit()3540 ((Pio *)hw)->PIO_IER = PIO_IMR_P4; in hri_pio_set_IMR_P4_bit()3564 ((Pio *)hw)->PIO_IER = PIO_IMR_P5; in hri_pio_set_IMR_P5_bit()3588 ((Pio *)hw)->PIO_IER = PIO_IMR_P6; in hri_pio_set_IMR_P6_bit()3612 ((Pio *)hw)->PIO_IER = PIO_IMR_P7; in hri_pio_set_IMR_P7_bit()3636 ((Pio *)hw)->PIO_IER = PIO_IMR_P8; in hri_pio_set_IMR_P8_bit()4212 ((Pio *)hw)->PIO_IER = mask; in hri_pio_set_IMR_reg()[all …]
292 pio->PIO_IER = pin; in at91_gpio_irq_umask()
1513 AT91C_REG PIO_IER; // Interrupt Enable Register member1556 #define PIO_IER (AT91C_CAST(AT91C_REG *) 0x00000040) // (PIO_IER) Interrupt Enable Register macro
440 AT91_REG PIO_IER; // Interrupt Enable Register member474 #define PIO_IER (AT91_CAST(AT91_REG *) 0x00000040) // (PIO_IER) Interrupt Enable Register macro
7263 __O uint32_t PIO_IER; /**< (PIO Offset: 0x40) Interrupt Enable Register */ member7336 …__O PIO_IER_Type PIO_IER; /**< Offset: 0x40 ( /W 32) Interrupt Enable R… member
Completed in 151 milliseconds