| /bsp/nv32f100x/lib/src/ |
| A D | sim.c | 143 uint32_t u32ClockDiv; in SIM_Init() local 150 u32ClockDiv = 0; in SIM_Init() 151 u32ClockDiv = pConfig->u32CLKDIV; in SIM_Init() 196 SIM->CLKDIV = u32ClockDiv; in SIM_Init() 215 uint32_t u32ClockDiv; in SIM_Init() local 222 u32ClockDiv = 0; in SIM_Init() 223 u32ClockDiv = pConfig->u32CLKDIV; in SIM_Init() 268 SIM->CLKDIV = u32ClockDiv; in SIM_Init()
|
| /bsp/hc32/libraries/hc32_drivers/ |
| A D | drv_wdt.c | 45 uint32_t u32ClockDiv; member 61 wdt_match[j + i * (sizeof(Peri) / sizeof(Peri[0]))].u32ClockDiv = Div[i]; in wdt_match_init() 143 …)(wdt_match[hc32_wdt.index].u32CountPeriod * wdt_match[hc32_wdt.index].u32ClockDiv / (float)hc32_w… in wdt_get_timeout_s() 149 …return ((rt_uint32_t)(WDT_GetCountValue() * wdt_match[hc32_wdt.index].u32ClockDiv / (float)hc32_wd… in wdt_get_timeleft_s() 192 …hc32_wdt.stcwdg.u32ClockDiv = ((uint32_t)log2(wdt_match[hc32_wdt.index].u32ClockDiv) << WDT_C… in _wdt_control() 256 uint32_t u32ClockDiv; member 272 swdt_match[j + i * (sizeof(Peri) / sizeof(Peri[0]))].u32ClockDiv = Div[i]; in swdt_match_init() 354 …dt_match[hc32_swdt.index].u32CountPeriod * swdt_match[hc32_swdt.index].u32ClockDiv / (float)hc32_s… in swdt_get_timeout_s() 360 …return ((rt_uint32_t)(SWDT_GetCountValue() * swdt_match[hc32_swdt.index].u32ClockDiv / (float)hc32… in swdt_get_timeleft_s() 397 …hc32_swdt.stcwdg.u32ClockDiv = ((uint32_t)log2(swdt_match[hc32_swdt.index].u32ClockDiv) << SW… in swdt_control()
|
| A D | drv_usart.c | 565 stcTmr0Init.u32ClockDiv = TMR0_CLK_DIV1; in hc32_uart_rx_timeout() 567 if (TMR0_CLK_DIV1 == stcTmr0Init.u32ClockDiv) in hc32_uart_rx_timeout() 571 else if (TMR0_CLK_DIV2 == stcTmr0Init.u32ClockDiv) in hc32_uart_rx_timeout() 575 else if ((TMR0_CLK_DIV4 == stcTmr0Init.u32ClockDiv) || \ in hc32_uart_rx_timeout() 576 (TMR0_CLK_DIV8 == stcTmr0Init.u32ClockDiv) || \ in hc32_uart_rx_timeout() 577 (TMR0_CLK_DIV16 == stcTmr0Init.u32ClockDiv)) in hc32_uart_rx_timeout() 586 ckdiv = 1UL << (stcTmr0Init.u32ClockDiv >> TMR0_BCONR_CKDIVA_POS); in hc32_uart_rx_timeout()
|
| A D | drv_usart_v2.c | 635 stcTmr0Init.u32ClockDiv = TMR0_CLK_DIV1; in hc32_uart_rx_timeout() 637 if (TMR0_CLK_DIV1 == stcTmr0Init.u32ClockDiv) in hc32_uart_rx_timeout() 641 else if (TMR0_CLK_DIV2 == stcTmr0Init.u32ClockDiv) in hc32_uart_rx_timeout() 645 else if ((TMR0_CLK_DIV4 == stcTmr0Init.u32ClockDiv) || \ in hc32_uart_rx_timeout() 646 (TMR0_CLK_DIV8 == stcTmr0Init.u32ClockDiv) || \ in hc32_uart_rx_timeout() 647 (TMR0_CLK_DIV16 == stcTmr0Init.u32ClockDiv)) in hc32_uart_rx_timeout() 656 ckdiv = 1UL << (stcTmr0Init.u32ClockDiv >> TMR0_BCONR_CKDIVA_POS); in hc32_uart_rx_timeout()
|
| A D | drv_tmr_capture.c | 319 stcTmr6Init.sw_count.u32ClockDiv = init_params->clk_div; in _tmr_capture_init_tmr6()
|
| A D | drv_i2c.c | 129 i2c_init.u32ClockDiv = I2cClkDivReg; in hc32_i2c_configure()
|
| A D | drv_qspi.c | 119 stcQspiInit.u32ClockDiv = (u32Cnt << QSPI_CR_DIV_POS); in hc32_qspi_init()
|
| /bsp/hc32/ev_hc32f472_lqfp100/board/config/ |
| A D | pwm_tmr_config.h | 261 .u32ClockDiv = TMR6_CLK_DIV1, \ 308 .u32ClockDiv = TMR6_CLK_DIV1, \ 355 .u32ClockDiv = TMR6_CLK_DIV1, \ 402 .u32ClockDiv = TMR6_CLK_DIV1, \ 449 .u32ClockDiv = TMR6_CLK_DIV1, \ 496 .u32ClockDiv = TMR6_CLK_DIV1, \ 543 .u32ClockDiv = TMR6_CLK_DIV1, \ 590 .u32ClockDiv = TMR6_CLK_DIV1, \ 637 .u32ClockDiv = TMR6_CLK_DIV1, \ 684 .u32ClockDiv = TMR6_CLK_DIV1, \
|
| /bsp/hc32/ev_hc32f334_lqfp64/board/config/ |
| A D | pwm_tmr_config.h | 292 .u32ClockDiv = TMR6_CLK_DIV1, \ 339 .u32ClockDiv = TMR6_CLK_DIV1, \ 386 .u32ClockDiv = TMR6_CLK_DIV1, \ 433 .u32ClockDiv = TMR6_CLK_DIV1, \ 480 .u32ClockDiv = TMR6_CLK_DIV1, \ 527 .u32ClockDiv = TMR6_CLK_DIV1, \ 574 .u32ClockDiv = TMR6_CLK_DIV1, \ 621 .u32ClockDiv = TMR6_CLK_DIV1, \
|
| /bsp/hc32/ev_hc32f448_lqfp80/board/config/ |
| A D | pwm_tmr_config.h | 293 .u32ClockDiv = TMR6_CLK_DIV1, \ 340 .u32ClockDiv = TMR6_CLK_DIV1, \ 387 .u32ClockDiv = TMR6_CLK_DIV1, \ 434 .u32ClockDiv = TMR6_CLK_DIV1, \ 481 .u32ClockDiv = TMR6_CLK_DIV1, \ 528 .u32ClockDiv = TMR6_CLK_DIV1, \ 575 .u32ClockDiv = TMR6_CLK_DIV1, \ 622 .u32ClockDiv = TMR6_CLK_DIV1, \
|
| /bsp/hc32/ev_hc32f4a0_lqfp176/board/config/ |
| A D | pwm_tmr_config.h | 510 .u32ClockDiv = TMR6_CLK_DIV1, \ 557 .u32ClockDiv = TMR6_CLK_DIV1, \ 604 .u32ClockDiv = TMR6_CLK_DIV1, \ 651 .u32ClockDiv = TMR6_CLK_DIV1, \ 698 .u32ClockDiv = TMR6_CLK_DIV1, \ 745 .u32ClockDiv = TMR6_CLK_DIV1, \ 792 .u32ClockDiv = TMR6_CLK_DIV1, \ 839 .u32ClockDiv = TMR6_CLK_DIV1, \
|
| /bsp/hc32/ev_hc32f4a8_lqfp176/board/config/ |
| A D | pwm_tmr_config.h | 510 .u32ClockDiv = TMR6_CLK_DIV1, \ 557 .u32ClockDiv = TMR6_CLK_DIV1, \ 604 .u32ClockDiv = TMR6_CLK_DIV1, \ 651 .u32ClockDiv = TMR6_CLK_DIV1, \ 698 .u32ClockDiv = TMR6_CLK_DIV1, \ 745 .u32ClockDiv = TMR6_CLK_DIV1, \ 792 .u32ClockDiv = TMR6_CLK_DIV1, \ 839 .u32ClockDiv = TMR6_CLK_DIV1, \
|
| /bsp/hc32/lckfb-hc32f4a0-lqfp100/board/config/ |
| A D | pwm_tmr_config.h | 510 .u32ClockDiv = TMR6_CLK_DIV1, \ 557 .u32ClockDiv = TMR6_CLK_DIV1, \ 604 .u32ClockDiv = TMR6_CLK_DIV1, \ 651 .u32ClockDiv = TMR6_CLK_DIV1, \ 698 .u32ClockDiv = TMR6_CLK_DIV1, \ 745 .u32ClockDiv = TMR6_CLK_DIV1, \ 792 .u32ClockDiv = TMR6_CLK_DIV1, \ 839 .u32ClockDiv = TMR6_CLK_DIV1, \
|
| /bsp/hc32/ev_hc32f460_lqfp100_v2/board/config/ |
| A D | pwm_tmr_config.h | 318 .u32ClockDiv = TMR6_CLK_DIV1, \ 358 .u32ClockDiv = TMR6_CLK_DIV1, \ 398 .u32ClockDiv = TMR6_CLK_DIV1, \
|