Home
last modified time | relevance | path

Searched refs:DMA_CCR_TCIE_Pos (Results 1 – 25 of 26) sorted by relevance

12

/bsp/mm32f327x/Libraries/MM32F327x/Include/
A Dreg_dma.h247 #define DMA_CCR_TCIE_Pos (1) macro
248 #define DMA_CCR_TCIE (0x01U << DMA_CCR_TCIE_Pos) ///< Transfer compl…
/bsp/hk32/libraries/HK32F0xx_StdPeriph_Driver/CMSIS/HK32F0xx/Include/
A Dhk32f030x4x6x8.h1137 #define DMA_CCR_TCIE_Pos (1U) macro
1138 #define DMA_CCR_TCIE_Msk (0x1U << DMA_CCR_TCIE_Pos) /*!< 0x00000002 */
A Dhk32f031x4x6.h1115 #define DMA_CCR_TCIE_Pos (1U) macro
1116 #define DMA_CCR_TCIE_Msk (0x1U << DMA_CCR_TCIE_Pos) /*!< 0x00000002 */
A Dhk32f04ax4x6x8.h1183 #define DMA_CCR_TCIE_Pos (1U) macro
1184 #define DMA_CCR_TCIE_Msk (0x1U << DMA_CCR_TCIE_Pos) /*!< 0x00000002 */
/bsp/stm32/libraries/STM32L1xx_HAL/CMSIS/Device/ST/STM32L1xx/Include/
A Dstm32l100xb.h1993 #define DMA_CCR_TCIE_Pos (1U) macro
1994 #define DMA_CCR_TCIE_Msk (0x1UL << DMA_CCR_TCIE_Pos) /*!< 0x00000002 */
A Dstm32l100xba.h1996 #define DMA_CCR_TCIE_Pos (1U) macro
1997 #define DMA_CCR_TCIE_Msk (0x1UL << DMA_CCR_TCIE_Pos) /*!< 0x00000002 */
A Dstm32l151xb.h1994 #define DMA_CCR_TCIE_Pos (1U) macro
1995 #define DMA_CCR_TCIE_Msk (0x1UL << DMA_CCR_TCIE_Pos) /*!< 0x00000002 */
A Dstm32l151xba.h1997 #define DMA_CCR_TCIE_Pos (1U) macro
1998 #define DMA_CCR_TCIE_Msk (0x1UL << DMA_CCR_TCIE_Pos) /*!< 0x00000002 */
A Dstm32l152xb.h2011 #define DMA_CCR_TCIE_Pos (1U) macro
2012 #define DMA_CCR_TCIE_Msk (0x1UL << DMA_CCR_TCIE_Pos) /*!< 0x00000002 */
A Dstm32l152xba.h1999 #define DMA_CCR_TCIE_Pos (1U) macro
2000 #define DMA_CCR_TCIE_Msk (0x1UL << DMA_CCR_TCIE_Pos) /*!< 0x00000002 */
A Dstm32l100xc.h2069 #define DMA_CCR_TCIE_Pos (1U) macro
2070 #define DMA_CCR_TCIE_Msk (0x1UL << DMA_CCR_TCIE_Pos) /*!< 0x00000002 */
A Dstm32l162xdx.h2421 #define DMA_CCR_TCIE_Pos (1U) macro
2422 #define DMA_CCR_TCIE_Msk (0x1UL << DMA_CCR_TCIE_Pos) /*!< 0x00000002 */
A Dstm32l162xe.h2421 #define DMA_CCR_TCIE_Pos (1U) macro
2422 #define DMA_CCR_TCIE_Msk (0x1UL << DMA_CCR_TCIE_Pos) /*!< 0x00000002 */
A Dstm32l152xc.h2231 #define DMA_CCR_TCIE_Pos (1U) macro
2232 #define DMA_CCR_TCIE_Msk (0x1UL << DMA_CCR_TCIE_Pos) /*!< 0x00000002 */
A Dstm32l152xca.h2274 #define DMA_CCR_TCIE_Pos (1U) macro
2275 #define DMA_CCR_TCIE_Msk (0x1UL << DMA_CCR_TCIE_Pos) /*!< 0x00000002 */
A Dstm32l152xe.h2291 #define DMA_CCR_TCIE_Pos (1U) macro
2292 #define DMA_CCR_TCIE_Msk (0x1UL << DMA_CCR_TCIE_Pos) /*!< 0x00000002 */
A Dstm32l162xc.h2361 #define DMA_CCR_TCIE_Pos (1U) macro
2362 #define DMA_CCR_TCIE_Msk (0x1UL << DMA_CCR_TCIE_Pos) /*!< 0x00000002 */
A Dstm32l162xca.h2404 #define DMA_CCR_TCIE_Pos (1U) macro
2405 #define DMA_CCR_TCIE_Msk (0x1UL << DMA_CCR_TCIE_Pos) /*!< 0x00000002 */
A Dstm32l151xca.h2257 #define DMA_CCR_TCIE_Pos (1U) macro
2258 #define DMA_CCR_TCIE_Msk (0x1UL << DMA_CCR_TCIE_Pos) /*!< 0x00000002 */
A Dstm32l151xdx.h2274 #define DMA_CCR_TCIE_Pos (1U) macro
2275 #define DMA_CCR_TCIE_Msk (0x1UL << DMA_CCR_TCIE_Pos) /*!< 0x00000002 */
A Dstm32l151xe.h2274 #define DMA_CCR_TCIE_Pos (1U) macro
2275 #define DMA_CCR_TCIE_Msk (0x1UL << DMA_CCR_TCIE_Pos) /*!< 0x00000002 */
A Dstm32l151xc.h2214 #define DMA_CCR_TCIE_Pos (1U) macro
2215 #define DMA_CCR_TCIE_Msk (0x1UL << DMA_CCR_TCIE_Pos) /*!< 0x00000002 */
A Dstm32l152xdx.h2291 #define DMA_CCR_TCIE_Pos (1U) macro
2292 #define DMA_CCR_TCIE_Msk (0x1UL << DMA_CCR_TCIE_Pos) /*!< 0x00000002 */
A Dstm32l151xd.h2373 #define DMA_CCR_TCIE_Pos (1U) macro
2374 #define DMA_CCR_TCIE_Msk (0x1UL << DMA_CCR_TCIE_Pos) /*!< 0x00000002 */
A Dstm32l152xd.h2390 #define DMA_CCR_TCIE_Pos (1U) macro
2391 #define DMA_CCR_TCIE_Msk (0x1UL << DMA_CCR_TCIE_Pos) /*!< 0x00000002 */

Completed in 1745 milliseconds

12