Home
last modified time | relevance | path

Searched refs:PINMUX_BASE (Results 1 – 6 of 6) sorted by relevance

/bsp/cvitek/drivers/libraries/sdif/
A Ddw_sdmmc.h327 #define REG_SDIO2_RSTN_PAD_REG (PINMUX_BASE + 0x914)
330 #define REG_SDIO2_CLK_PAD_REG (PINMUX_BASE + 0x91C)
333 #define REG_SDIO2_CMD_PAD_REG (PINMUX_BASE + 0x928)
336 #define REG_SDIO2_DAT0_PAD_REG (PINMUX_BASE + 0x920)
348 #define REG_SDIO2_RSTN_PIO_REG (PINMUX_BASE + 0x48)
351 #define REG_SDIO2_CLK_PIO_REG (PINMUX_BASE + 0x50)
354 #define REG_SDIO2_CMD_PIO_REG (PINMUX_BASE + 0x5C)
357 #define REG_SDIO2_DAT0_PIO_REG (PINMUX_BASE + 0x54)
360 #define REG_SDIO2_DAT1_PIO_REG (PINMUX_BASE + 0x60)
363 #define REG_SDIO2_DAT2_PIO_REG (PINMUX_BASE + 0x4C)
[all …]
/bsp/cvitek/drivers/libraries/cv181x/
A Dpinctrl.h26 #define PINMUX_BASE (uintptr_t)DRV_IOREMAP((void *)0x3001000, 0x1000) macro
32 mmio_clrsetbits_32(PINMUX_BASE + FMUX_GPIO_FUNCSEL_##PIN_NAME, \
/bsp/cvitek/drivers/libraries/cv180x/
A Dpinctrl.h26 #define PINMUX_BASE (uintptr_t)DRV_IOREMAP((void *)0x3001000, 0x1000) macro
32 mmio_clrsetbits_32(PINMUX_BASE + FMUX_GPIO_FUNCSEL_##PIN_NAME, \
/bsp/cvitek/drivers/
A Ddrv_pinmux.c542 mmio_clrsetbits_32(PINMUX_BASE + p_fmux->addr, p_fmux->mask << p_fmux->offset, select); in pinmux_config()
/bsp/rm48x50/HALCoGen/
A DHALCoGen.dil6449 DRIVER.DCC.VAR.PINMUX_BASE.VALUE=0xFFFFEA00
A DHALCoGen_bak.dil6449 DRIVER.DCC.VAR.PINMUX_BASE.VALUE=0xFFFFEA00

Completed in 29 milliseconds